SD数の2値符号化による算術演算回路の最適化設計と性能評価(回路設計, FPGA応用及び一般)
スポンサーリンク
概要
- 論文の詳細を見る
冗長な数表現を持つSD (Signed-Digit)数の一つである冗長2進表現をディジタル回路に用いるには,各桁で用いられる3値{-1, 0, 1}を2ビット{0, 1}で符号化する必要がある.また,この2ビットへの変換には多くの組み合わせがあり,算術演算回路の性能に大きな影響を与える.本研究では2値符号の組み合わせを変え,すべての符号で加算回路と剰余乗算回路の設計と評価を行った.その結果,符号により回路性能に大きな差が生じたことが分かった.この結果から,各符号の特性を考察し,加算回路と剰余乗算回路で最適な2値符号の組み合わせを明らかにした.
- 一般社団法人電子情報通信学会の論文
- 2013-01-09
著者
-
魏 書剛
群馬大学大学院生産システム工学専攻
-
魏 書剛
群馬大学大学院 工学研究科 生産システム工学専攻
-
茂木 和弘
群馬大学大学院工学研究科生産システム専攻
-
小林 拓矢
群馬大学大学院工学研究科生産システム工学専攻
関連論文
- SD数演算を用いた剰余数系-2進数系変換アルゴリズム (リコンフィギャラブルシステム)
- SD数演算を用いた剰余数系-2進数系変換アルゴリズム (コンピュータシステム)
- SD数演算を用いた剰余数系-2進数系変換アルゴリズム (VLSI設計技術)
- 算盤アーキテクチャを用いた10進加算器とその剰余演算への応用(高速・高信頼化設計,VLSI設計とテスト及び一般)
- SD数演算を用いた剰余数系-2進数系変換アルゴリズム(演算器最適化設計,FPGA応用及び一般)
- SD数演算を用いた剰余数系-2進数系変換アルゴリズム(演算器最適化設計,FPGA応用及び一般)
- SD数演算を用いた剰余数系-2進数系変換アルゴリズム(演算器最適化設計,FPGA応用及び一般)
- DSPによるコンプレッサ/リミッタのオーバーイージー特性
- 降下エキスパンジョンをもつ音響レベルエキスパンダのDSPによる実現
- SD数表現を用いた剰余演算回路設計とその性能評価(演算器最適化設計,FPGA応用及び一般)
- D-6-1 Boothレコードによる直列型剰余乗算器の高速化
- SD数表現を用いた剰余演算回路設計とその性能評価(演算器最適化設計,FPGA応用及び一般)
- SD数表現を用いた剰余演算回路設計とその性能評価(演算器最適化設計,FPGA応用及び一般)
- SD数表現を用いた剰余演算回路設計とその性能評価
- SD数演算を用いた剰余数系-2進数系変換アルゴリズム
- SD数表現を用いた剰余演算回路設計とその性能評価
- SD数演算を用いた剰余数系-2進数系変換アルゴリズム
- SD数演算を用いた剰余数系-2進数系変換アルゴリズム
- 最小SD数表現を用いた剰余演算とFIRフィルタ回路への応用(コンパイラと設計,FPGA応用及び一般)
- 最小SD数表現を用いた剰余演算とFIRフィルタ回路への応用(コンパイラと設計,FPGA応用及び一般)
- 最小SD数表現を用いた剰余演算とFIRフィルタ回路への応用(コンパイラと設計,FPGA応用及び一般)
- 多項式表現のゲインを用いた音響信号レベル圧縮特性(コンパイラと設計,FPGA応用及び一般)
- 多項式表現のゲインを用いた音響信号レベル圧縮特性(コンパイラと設計,FPGA応用及び一般)
- 多項式表現のゲインを用いた音響信号レベル圧縮特性(コンパイラと設計,FPGA応用及び一般)
- 剰余SD数の非零桁数を削減する変換アルゴリズム
- SD数演算を用いた剰余数系-重み数系変換アルゴリズム(高位合成と演算応用,FPGA応用及び一般)
- 2分木構造の剰余SD数演算を用いた算術演算エラー検出回路(高位合成と演算応用,FPGA応用及び一般)
- 2分木構造の剰余SD数演算を用いた算術演算エラー検出回路(高位合成と演算応用,FPGA応用及び一般)
- 2分木構造の剰余SD数演算を用いた算術演算エラー検出回路(高位合成と演算応用,FPGA応用及び一般)
- SD数演算を用いた剰余数系-重み数系変換アルゴリズム(高位合成と演算応用,FPGA応用及び一般)
- SD数演算を用いた剰余数系-重み数系変換アルゴリズム(高位合成と演算応用,FPGA応用及び一般)
- 2分木構造の剰余SD数演算を用いた算術演算エラー検出回路
- 2分木構造の剰余SD数演算を用いた算術演算エラー検出回路
- 2分木構造の剰余SD数演算を用いた算術演算エラー検出回路
- SD数演算を用いた剰余数系-重み数系変換アルゴリズム
- SD数演算を用いた剰余数系-重み数系変換アルゴリズム
- SD数演算を用いた剰余数系-重み数系変換アルゴリズム
- SD数演算を用いたRSA暗号処理回路の設計と性能評価(回路設計, FPGA応用及び一般)
- SD数演算を用いたRSA暗号処理回路の設計と性能評価(回路設計, FPGA応用及び一般)
- SD数演算を用いたRSA暗号処理回路の設計と性能評価(回路設計, FPGA応用及び一般)
- SD数の2値符号化による算術演算回路の最適化設計と性能評価(回路設計, FPGA応用及び一般)
- SD数の2値符号化による算術演算回路の最適化設計と性能評価(回路設計, FPGA応用及び一般)
- SD数の2値符号化による算術演算回路の最適化設計と性能評価(回路設計, FPGA応用及び一般)