SiナノワイヤMOSFETのコンパクト・モデル : バリスティックおよび準バリスティック輸送(ゲート絶縁薄膜、容量膜、機能膜及びメモリ技術)
スポンサーリンク
概要
- 論文の詳細を見る
SiナノワイヤMOSFETのバリスティックな特性を算出するコンパクトモデルを示し、デバイス特性を議論した。更に、同じく準バリスティック特性を与える散乱モデルを説明し、計算例を示した。
- 2010-06-15
著者
関連論文
- キャリア移動度評価によるシリコンナノワイヤトランジスタの電気特性解析 (シリコン材料・デバイス)
- SiナノワイヤMOSFETのコンパクト・モデル--バリステイックおよび準バリステイック輸送 (シリコン材料・デバイス)
- SiナノワイヤMOSFETのコンパクト・モデル : バリスティックおよび準バリスティック輸送(ゲート絶縁薄膜、容量膜、機能膜及びメモリ技術)
- SiナノワイヤへのNiシリサイド形成と過剰な侵入とその抑制に関する検討(ゲート絶縁薄膜、容量膜、機能膜及びメモリ技術)
- キャリア移動度評価によるシリコンナノワイヤトランジスタの電気特性解析(ゲート絶縁薄膜、容量膜、機能膜及びメモリ技術)
- EOT=0.5nmに向けた希土類MOSデバイスの高温短時間熱処理の検討(ゲート絶縁薄膜、容量膜、機能膜及びメモリ技術)
- 高温熱処理とMIPS構造によるLa-silicate/Si界面特性の改善と低EOTの実現(ゲート絶縁薄膜,容量膜,機能膜及びメモリ技術)
- コンダクタンス法を用いたHfO_2/In_Ga_Asの界面解析(ゲート絶縁薄膜,容量膜,機能膜及びメモリ技術)
- コンダクタンス法を用いたHfO_2/In_Ga_ASの界面解析
- 微細3次元デバイスに向けたシリサイドショットキーS/Dの界面制御方法の提案(ゲート絶縁薄膜,容量膜,機能膜及びメモリ技術)
- 微細3次元デバイスに向けたシリサイドショットキーS/Dの界面制御方法の提案