C-026 キャッシュ・ミス頻発命令が性能に与える影響(C.アーキテクチャ・ハードウェア)
スポンサーリンク
概要
著者
関連論文
-
キャッシュ・ミス頻発命令を考慮したメモリ・システムの高性能化(キャッシュメモリ)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
-
キャッシュ・ミス頻発ロード命令の特徴解析(一般セッションA プロセッサ・アーキテクチャI)
-
キャッシュ・ミス頻発ロード命令を対象としたミス原因解析(高速化手法, SWOPP武雄2005 (2005年並列/分散/協調処理に関する「武雄」サマー・ワークショップ))
-
キャッシュ・ミス頻発命令とその特徴解析(キャッシュメモリ)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
-
C-022 データパス分割に基づく空間的冗長性を利用した高信頼プロセッサ(C.アーキテクチャ・ハードウェア)
-
C-027 マルチ・スレッド実行を前提としたキャッシュ・リーク削減アルゴリズムの評価(C.アーキテクチャ・ハードウェア)
-
シミュレーション結果の再利用によるキャッシュ・ミス率予測技術
-
C-026 キャッシュ・ミス頻発命令が性能に与える影響(C.アーキテクチャ・ハードウェア)
-
オペランド再利用によるレジスタ・ファイルの低消費電力化
-
低消費電力メディア・アプリケーション向けヒストリ・ベース・タグ比較キャッシュの評価
-
タグ比較結果の再利用によるキャッシュメモリの低消費電力化
-
組込みシステム向けメニーコア用OpenCL環境
-
組込みシステム向けメニーコア用OpenCL環境
-
メニーコアプロセッサを対象とした柔軟性を有するハードウェアバリア機構の提案
-
C-001 TCP/IPハードコアの設計とその消費電力解析(C.アーキテクチャ・ハードウェア)
-
画像認識向け3次元積層アクセラレータ・アーキテクチャの検討(プロセッサ,DSP,画像処理技術及び一般)
-
キャッシュウェイ割り当てとコード配置の同時最適化によるメモリアクセスエネルギーの削減(プロセッサ,DSP,画像処理技術及び一般)
-
画像認識向け3次元積層アクセラレータ・アーキテクチャの検討(プロセッサ,DSP,画像処理技術及び一般)
-
キャッシュウェイ割り当てとコード配置の同時最適化によるメモリアクセスエネルギーの削減(プロセッサ,DSP,画像処理技術及び一般)
-
データ圧縮による画像処理用メモリの低消費電力化手法とその評価
-
データ圧縮による画像処理用メモリの低消費電力化手法とその評価
-
FPGAを用いたメニーコア・アーキテクチャSMYLErefの評価環境の構築(評価,集積回路とアーキテクチャの協創〜ノーマリオフコンピューティングによる低消費電力化への挑戦〜)
-
FPGAを用いたメニーコア・アーキテクチャ SMYLEref の評価環境の構築
-
組込みシステム向けメニーコア用OpenCL環境(設計環境,組込み技術とネットワークに関するワークショップETNET2012)
-
組込みシステム向けメニーコア用OpenCL環境(設計環境,組込み技術とネットワークに関するワークショップETNET2012)
-
AI-1-1 メニーコアプロセッサはメインストリームになり得るか?(AI-1.メニーコアプロセッサはメインストリームになり得るか?,依頼シンポジウム,ソサイエティ企画)
-
低消費電力メディア・アプリケーション向けヒストリ・ベース・タグ比較キャッシュの評価
-
マルチスケールフィルタ向けアクセラレータ・アーキテクチャの提案(システムLSIの応用と要素技術,プロセッサ,DSP,画像処理技術及び一般)
-
マルチスケールフィルタ向けアクセラレータ・アーキテクチャの提案(システムLSIの応用と要素技術,プロセッサ,DSP,画像処理技術及び一般)
-
マルチスケールフィルタ向けアクセラレータ・アーキテクチャの提案(システムLSIの応用と要素技術,プロセッサ,DSP,画像処理技術及び一般)
-
マルチスケールフィルタ向けアクセラレータ・アーキテクチャの提案(システムLSIの応用と要素技術,プロセッサ,DSP,画像処理技術及び一般)
-
世界の基本技術となったway selection cache(招待講演,デザインガイア2012-VLSI設計の新しい大地-)
-
SMYEOpenCLの実装と128コア上での評価実験(並列処理,集積回路とアーキテクチャの協創〜新しいアプリケーション創造に向けたアーキテクチャ、回路技術の貢献〜)
-
ライン単位における値の局所性によりキャッシュ容量を有効利用するライン共有キャッシュ(記念講演,VLD Excellent Student Award講演,システムオンシリコンを支える設計技術)
もっと見る
閉じる
スポンサーリンク