プログラムループの実行頻度分布に関する一考察(研究速報)
スポンサーリンク
概要
- 論文の詳細を見る
本論文では,サンプリングによるホットループ検出のためのしきい値設定方法を開発することを目的とし,その第1段階としてプログラムループの実行頻度分布についての近似的な数式モデルを検討する.更に,SPEC CPU2000ベンチマークを使った評価により,近似式の精度を明らかにする.
- 社団法人電子情報通信学会の論文
- 2008-12-01
著者
-
大津 金光
宇都宮大学工学部情報工学科
-
横田 隆史
宇都宮大学工学部情報工学科
-
馬場 敬信
宇都宮大学工学部情報工学科
-
馬場 敬信
宇都宮大学大学院工学研究科
-
馬場 敬信
宇都宮大学
-
大津 金光
宇都宮大学大学院工学研究科
-
横田 隆史
宇都宮大学
-
馬場 敬信
宇都宮大
-
大津 金光
宇都宮大学
-
大津 金光
宇都宮大
関連論文
- 3K-7 バイナリレベル変数解析に基づいた自動並列化システムの開発(チップマルチプロセッサと並列化技術,学生セッション,アーキテクチャ)
- 3K-6 パスベーススレッド分割手法に基づいた自動並列化システムの実装(チップマルチプロセッサと並列化技術,学生セッション,アーキテクチャ)
- 3K-4 グラフ理論に基づくスレッド分割手法におけるループ展開の適用検討(チップマルチプロセッサと並列化技術,学生セッション,アーキテクチャ)
- 3K-3 ループ並列化における命令移動によるデータ依存同期待ち削減法の検討(チップマルチプロセッサと並列化技術,学生セッション,アーキテクチャ)
- 3K-2 拡張容易なCMPシミュレータの電力評価環境構築(チップマルチプロセッサと並列化技術,学生セッション,アーキテクチャ)
- 5K-6 2パス限定投機システムの提案 : スレッドコード生成処理系(マルチスレッドと省電力,学生セッション,アーキテクチャ)
- 4N-4 Cell Broadband EngineにおけるSPEC CFP2000の並列化(マルチスレッドと分岐予測,学生セッション,アーキテクチャ)
- 5K-5 2パス限定投機システムの提案 : メモリアクセス機構(マルチスレッドと省電力,学生セッション,アーキテクチャ)
- 2K-5 PISA based VLIW Processorへの割込み/例外制御機能の実装(プロセッサ設計とメモリシステム,学生セッション,アーキテクチャ)
- 6ZD-5 次世代マルチコアプロセッサ開発のためのPS3クラスタシステムの構築(ネットワークと専用アーキテクチャ,学生セッション,アーキテクチャ)