A-4-68 Bluetoothスキャッタネットの構築手法と経路制御
スポンサーリンク
概要
- 論文の詳細を見る
- 一般社団法人電子情報通信学会の論文
- 2002-03-07
著者
-
密山 幸男
大阪大学大学院情報科学研究科
-
白川 功
シャープ株式会社情報技術研究所
-
尾上 孝雄
京都大学 大学院 情報学研究科 通信情報システム専攻
-
白川 功
大阪大学
-
岩永 信之
大阪大学大学院言語文化研究科
-
密山 幸男
大阪大学大学院工学研究科
関連論文
- メディア処理向け再構成可能アーキテクチャでの動画像復号処理の実現(VLSI設計技術とCAD)
- IEEE 802.15.4を用いたホームネットワーク向け無線ネットワークプロトコル(ネットワークプロセッサ,通信のための信号処理,符号理論,一般)
- 柔軟な信頼性を実現する粗粒度再構成可能アーキテクチャの検討(ディペンダブル設計,デザインガイア2008-VLSI設計の新しい大地)
- 柔軟な信頼性を実現する粗粒度再構成可能アーキテクチャの検討(ディペンダブル設計,デザインガイア2008-VLSI設計の新しい大地-)
- nMOSレベルシフタ回路の性能比較(低消費電力回路,システムオンシリコンを支える設計技術)
- グラウンド平面・シールド配線によるシステム・オン・パネルの配線間容量の低減と容量見積りの容易化(レイアウト設計,システムLSI設計とその技術)
- システム液晶のための配線容量抽出手法(レイアウト設計検証, システムLSIの設計技術と設計自動化)
- システム液晶のための配線容量抽出手法(レイアウト)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会)
- システム液晶のための配線容量抽出手法(レイアウト)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- 領域分割による配線間容量モデル化手法について(通信と非線形特集及び一般)
- 製造ばらつきを考慮したDフリップフロップの性能評価
- 配線間容量モデル化とその評価について
- A-1-8 W-CDMAターボ符号処理向けVLSIアーキテクチャ
- メディア処理向け再構成可能アーキテクチャでの動画像復号処理の実現
- MPEG-4動画像符号化向けハイブリッドエラー隠ペい方式
- A-3-8 Bach C 言語による Ogg Vorbis デコーダの VLSI 化設計
- 組み込みCPUと専用回路によるOgg Vorbis音楽デコーダのVLSI化設計
- 組み込みCPUと専用回路によるOgg Vbrbis音楽デコーダのVLSI化設計
- A-3-8 組み込みCPU向けOgg VorbisデコーダのVLSI実装
- 確率的動作モデルを用いたオシレータベース物理乱数生成器の設計手法
- メディア処理向け小面積リコンフィギャラブルアーキテクチャ(リコンフィギャラブルアーキテクチャI,デザインガイア2006-VLSI設計の新しい大地を考える研究会)
- nMOSレベルシフタ回路の性能比較手法について(モデル・回路,組込技術とネットワークに関するワークショップETNET2008)
- nMOSレベルシフタ回路の性能比較手法について(モデル・回路,組込技術とネットワークに関するワークショップETNET2008)
- nMOSレベルシフタ回路の性能比較手法について(モデル・回路,組込技術とネットワークに関するワークショップETNET2008)
- 小型LCD駆動回路用タイミングパルス生成回路の自動レイアウトシステム(性能及び製造性考慮物理設計,システムオンシリコンを支える設計技術)
- 製造ばらつきを考慮したDフリップフロップの性能評価
- 高時間分解能を実現するSETパルス幅測定回路の提案(ディペンダブル設計,物理設計及び一般)
- 無線ホームネットワークにおける消費電力および即時性の改善手法(ネットワークプロセッサ,通信のための信号処理,符号理論,一般)
- 無線ホームネットワークにおける消費電力および即時性の改善手法(ネットワークプロセッサ,通信のための信号処理,符号理論,一般)
- IEEE 802.15.4を用いたホームネットワーク向け無線ネットワークプロトコル(ネットワークプロセッサ,通信のための信号処理,符号理論,一般)
- 無線ホームネットワークにおける消費電力および即時性の改善手法(ネットワークプロセッサ,通信のための信号処理,符号理論,一般)
- IEEE802.15.4を用いたホームネットワーク向け無線ネットワークプロトコル(ネットワークプロセッサ,通信のための信号処理,符号理論,一般)
- ユニバーサルプラグアンドプレイ技術を用いたホームネットワーク一構成方式
- 柔軟な信頼性を実現する粗粒度再構成可能アーキテクチャの検討(ディペンダブル設計,デザインガイア2008-VLSI設計の新しい大地)
- 適応的階調補正のハードウェア実現におけるRetinex理論の比較評価(スマートパーソナルシステム, 一般)
- ASK信号の1ビットデジタル復調回路の設計
- 赤外線通信用1ビットデジタル復調回路に関する一考察
- レイアウトを考慮した基板バイアスクラスタリング手法(低消費電力設計,システムオンシリコンを支える設計技術)
- サブスレッショルド回路における基板バイアスを考慮したトランジスタのばらつきモデリングとリングオシレータを用いた検証(低消費電力設計,システムオンシリコンを支える設計技術)
- 基板バイアス印加レイアウト方式の面積効率と速度制御性の評価(低消費電力設計,信号処理,LSI,及び一般)
- 基板バイアス印加レイアウト方式の面積効率と速度制御性の評価(低消費電力設計,信号処理,LSI,及び一般)
- 基板バイアス印加レイアウト方式の面積効率と速度制御性の評価(低消費電力設計,信号処理,LSI,及び一般)
- 電子透かしのMPEG-4ビットストリームエラー検出への応用
- MPEG-4ビデオ符号化における電子透かしを用いたエラー検出手法
- MPEG-4ビデオ符号化における電子透かしを用いたエラー検出手法
- nMOSレベルシフタ回路の性能比較手法について(モデル・回路,組込技術とネットワークに関するワークショップETNET2008)
- 液晶ディスプレイ用サンプリング回路におけるサンプリングパルスとトランジスタサイズの最適設計手法(VLSI設計技術とCAD)
- 液晶ディスプレイ用サンプリング回路の最適性について(演算回路/専用回路,システムオンシリコン設計技術並びにこれを活用したVLSI)
- 液晶ディスプレイ用サンプリング回路の最適性について(演算回路/専用回路,システムオンシリコン設計技術並びにこれを活用したVLSI)
- 画素充電率制約を満足する液晶ドライバ回路のトランジスタサイズ決定技術(システムオンシリコン設計技術並びにこれを活用したVLSI)
- 画素充電率制約を満足する液晶ドライバ回路のトランジスタサイズ決定技術(システムオンシリコン設計技術並びにこれを活用したVLSI)
- A-3-4 液晶ディスプレイ用サンプリング回路の設計手法について(A-3.VLSI設計技術,基礎・境界)
- Motion JPEG2000における誤り訂正符号の割当て手法
- システム液晶のための配線容量抽出手法(レイアウト)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- システム液晶のための配線容量抽出手法(レイアウト)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- 配線間容量モデル化とその評価について
- 配線間容量モデル化とその評価について
- 視覚特性を考慮した文字の黒み推定に関する一検討(システムオンシリコン,RFID技術及び一般)
- ポテンシャルエネルギーを用いた文字重心位置取得手法
- 文字重心位置評価手法とその可読性評価への応用(信号処理, 符号化とそれらを用いた知的マルチメディアシステム, 一般)
- 文字重心位置評価手法とその可読性評価への応用(信号処理, 符号化とそれらを用いた知的マルチメディアシステム, 一般)
- 文字重心位置評価手法とその可読性評価への応用(信号処理, 符号化とそれらを用いた知的マルチメディアシステム, 一般)
- 文字輪郭を用いた重心位置評価手法の一検討(セッション3 : GUIデザイン)
- 低解像度表示デバイス向けフォント"LCFONT"の重心位置および可読性評価
- 組込みシステム向けIEEE 802.11i暗号処理回路の実装(プロセッサ,DSP,画像処理技術及び一般)
- 組込みシステム向けIEEE 802.11i暗号処理回路の実装(プロセッサ,DSP,画像処理技術及び一般)
- 組込みシステム向けIEEE802.11i暗号処理回路の実装(プロセッサ,DSP,画像処理技術及び一般)
- 組込みシステム向けIEEE 802.11i暗号処理回路の実装(プロセッサ,DSP,画像処理技術及び一般)
- nMOSダイナミック論理を用いた液晶駆動回路の設計手法(システムオンシリコン設計技術並びにこれを活用したVLSI)
- nMOSダイナミック論理を用いた液晶駆動回路の設計手法(システムオンシリコン設計技術並びにこれを活用したVLSI)
- データフレーム選択再送手法に基づいた映像伝送システムの設計
- データフレーム選択再送手法に基づいた映像伝送システムの設計
- データフレーム選択再送手法に基づいた映像伝送システムの設計
- 組込みシステム向けJava実行環境の構築
- 組込みシステム向けJava実行環境の構築
- 組込みシステム向けJava実行環境の構築
- A-3-17 加算器を用いたsubthreshold回路の設計指針の検討(A-3.VLSI設計技術,一般講演)
- A-3-6 低電圧回路向け基板電位制御レイアウト方式の面積効率評価(A-3.VLSI設計技術,一般講演)
- 強誘電体メモリを用いたReconfigurable Logicとその性能評価
- リコンフィグラブルハードウェアを用いた暗号システム(非線形回路とシステム,及び一般)
- リコンフィグラブルハードウェアを用いた暗号システム
- MPEG-4向け高精度動き検出コアのVLSI化設計(LSI, スマート信号処理とその画像・音声処理への応用論文)
- 動画像マルチデコーダ用動き補償機構の VLSI アーキテクチャ(パーソナルシステム, システムオンシリコン及び一般)
- A-4-10 低演算量H.264向け動き検出アルゴリズムTS-MEのVLSI化設計(A-4. ディジタル信号処理)
- A-4-7 リアルタイムJPEG-MPEG-4トランスコーダの実装(A-4. ディジタル信号処理)
- A-4-26 顔領域に基づく携帯端末向けリアルタイム髪オブジェクト抽出
- A-4-4 無線 LAN セキュリティ拡張規格向け暗号処理器のアーキテクチャ
- MPEG-4コア・プロファイル・コーデックのVLSIアーキテクチャ
- MPEG-4コア・プロファイル・コーデックのVLSIアーキテクチャ
- MPEG-4コア・プロファイル・コーデックのVLSIアーキテクチャ
- A-4-41 MPEG-4 動き補償用パディング処理のVLSI化設計
- A-20-13 文字重心位置を利用した文字ストローク自動補正手法の検討(A-20.スマートインフォメディアシステム,一般講演)
- ブロック暗号の高速化暗号モードとそのVLSI化設計
- ブロック暗号の高速化暗号モードとそのVLSI化設計
- ブロック暗号の高速化暗号モードとそのVLSI化設計
- A-4-42 リコンフィギュラブルロジックを用いた暗号方式
- リコンフィグラブルハードウエアを用いた暗号システム
- 動的再構成可能アーキテクチャによる故障回避機構の定量的信頼性評価(信頼性,非同期)
- A-4-68 Bluetoothスキャッタネットの構築手法と経路制御
- 中性子起因SEMTの電源電圧及び基板バイアス依存性測定 (ディペンダブルコンピューティング)