マイクロ操作の分解による非同期式プロセッサの高速化について
スポンサーリンク
概要
- 論文の詳細を見る
本稿では、依存性グラフを用いた非同期式プロセッサの合成手法において、より高速化されたプロセッサを得る手法を提案する。従来の依存性グラフではレジスタ間での値の転送をマイクロ操作と呼び、これを処理の最小単位として考えていた。本手法では従来のマイクロ操作における処理を、レジスタから値を読み出し組み合わせ回路で演算を行う部分と演算結果をレジスハニ書き込む部分の2つに分割し、分割したそれぞれの処理間での依存関係に基づいてグラフを並列化することによって処理の高速化を行う。また、本手法による高速化に伴う回路量の増加はほとんど起こらない。
- 社団法人電子情報通信学会の論文
- 1996-04-25
著者
関連論文
- 協同ソフトウェア資産管理のためのWebアプリケーションの設計と開発(SIP,NAT)
- 非期式乗算器の設計と試作
- 非同期式マイクロプロセッサTITAC-2のアーキテクチャ
- 仮想マシンモニタ"Xen"を用いたスケーラブルなWebサーバシステムの提案(NW管理,次世代NWアーキテクチャ,次世代NWのオペレーションアーキテクチャ,トラヒック計測・モデリング・品質,オーバレイネットワーク,次世代NWサービス品質,一般)
- 非同期式制御回路合成のための依存性グラフパイプライン化アルゴリズムの検証(計算機システム)
- IT2010-14 MRCPの分類とその素体上の乗算への循環ベクトル乗算アルゴリズムの適用(フレッシュマンセッション,一般)
- VNCプロクシのネットワーク負荷分散性能の評価(インターネットの品質評価・品質管理技術,ネットワーク品質,トラヒック計測,一般)
- VNCにおける負荷分散と操作権限制御を目的としたプロクシの提案(次世代ネットワーク,SIP・プレゼンス,一般)
- 非同期式パイプライン制御回路の論理合成法(論理合成+高位合成)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会)
- 非同期式パイプライン制御回路の論理合成法(論理合成+高位合成)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- 非同期式パイプライン制御回路の論理合成法(論理合成+高位合成)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- 非同期式パイプライン制御回路の論理合成法(論理合成+高位合成)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- 1次元処理に分解することにより実現したアフィン変換の高速化 : 並列データパスを持つDSPの利用を前提として(映像符号化,システム及び一般)
- 描画時合成方式と表示時合成方式の併用によるスムーズ操作が可能なマルチウィンドウシステム(計算機システム)
- 依存性グラフを利用した非同期式パイプライン合成のための制御回路の構成法(コンピュータ構成要素)
- 制御フローグラフを用いた非同期式パイプライン合成(コンピュータ構成要素)
- 制御フローグラフを用いた非同期式パイプライン合成(プロセッサアーキテクチャ,SWoPP2006)
- 非同期式プロセッサのパイプライン化アルゴリズム : 条件分岐のない場合(プロセス・デバイス・回路シミュレーション及び一般)
- 非同期式プロセッサのパイプライン化アルゴリズム : 条件分岐のない場合(プロセス・デバイス・回路シミュレーション及び一般)
- SQUIDの二つのしきい値を利用した超伝導論理回路の構成法(計算機構成要素)
- 冠循環血流動態シミュレーション(シンポジウム:インシリコヒューマンと関連研究の展開)
- 冠循環血流動態シミュレーション
- CMOS D フリップフロップのカスケード接続により構成したシンクロナイザの性能評価式
- CMOSにより構成したシンクロナイザの性能評価式
- CMOSにより構成したシンクロナイザの性能評価式
- CMOSにより構成したシンクロナイザの性能評価式
- シンクロナイザの一性能評価法
- 信号変化生起条件判定のためのシンプレックス法の高速化
- 信号変化生起条件判定のための高速シンプレックス法
- 自動調節機能を考慮した冠循環血流動態のモデル論的解析(医用工学)
- 自動調節機能を考慮した冠循環血流動態の解析
- 競合処理用ジョセフソンフリップフロップの一構成法
- 同一構造の二つの機能ブロックを用いた長方形動画像用アフィン変換器
- 同一構造の二つの機能ブロックを用いた長方形動画像用アフィン変換器
- 同一構造の二つの機能ブロックを用いた長方形動画像用アフィン変換器
- CMOS Dフリップフロップにおけるメタステーブル動作の組織的軽減法
- 同期式回路スケジューリング法に基づいた非同期式回路設計のための依存性グラフ作成法
- 非同期式プロセッサ設計のための依存性グラフのパイプライン化アルゴリズム
- マイクロ操作の分解による非同期式プロセッサの高速化について
- 循環ベクトル乗算アルゴリズムの省メモリ実装(セキュリティ関係,一般)
- 循環ベクトル乗算アルゴリズムの省メモリ実装(セキュリティ関係,一般)
- 循環ベクトル乗算アルゴリズムの省メモリ実装(セキュリティ関係,一般)
- 循環ベクトル乗算アルゴリズムの省メモリ実装(セキュリティ関係,一般)
- セルネットワークにおけるセル廃棄削減を考慮したスイッチング方式
- D-1-1 CUDAを用いた分枝限定法の実装と評価(D-1.コンピュテーション,一般セッション)
- D-6-3 依存性グラフの最大遅延ループを用いた非同期式回路の規模縮小法(D-6.コンピュータシステムA(アーキテクチャ),一般セッション)