低電力 DSP を用いた H.263 ビデオコーデックの開発
スポンサーリンク
概要
- 論文の詳細を見る
携帯端末での低ビットレート動画像伝送を実現するために、低電力 DSP(μPD7701x)を用いた H.263 ビデオコーデック[1]を開発したので、その性能について報告する。
- 社団法人電子情報通信学会の論文
- 1997-03-06
著者
-
内藤 幸宏
NEC
-
松永 克雅
NECマイコンテクノロジー
-
黒田 一朗
Nec情報通信メディア研究本部
-
黒田 一朗
Nec
-
黒田 一朗
NEC 情報メディア研究所
-
内藤 幸宏
NEC 情報メディア研究所
関連論文
- Priority Queue Based Task Manager for Single Chip Parallel DSP
- 携帯マルチメディア端末向け低電力並列DSP
- A-4-8 低電力DSPを用いたMPEG-4 AVコーデックの開発
- D-11-57 動きベクトル変更による圧縮ビデオ再符号化法の伝搬誤差削減効果の評価
- A-4-44 単一DSPによるAVコーデック実現の検討
- A-4-40 ビタビ専用命令を備えた汎用DSPによる高速ビダビ復号
- B-5-26 低CNR環境下におけるバイナリサーチを用いた周波数オフセット推定
- 分割 ALU 命令を用いた IDCT における零係数を考慮した高速化
- 正負対称丸め積和演算器
- 低電力 RISC によるソフトウェア MPEG-1 Video デコーダ
- 分割ALU命令による高速2次元IDCTの実現
- 零係数を考慮した高速IDCTの検討
- マイクロプロセッサV830での高速2次元IDCTの実現
- 携帯マルチメディア端末向け低電力並列DSP
- 携帯マルチメディア端末向け低電力並列DSP
- 携帯マルチメディア端末向け低電力並列DSP
- 汎用DSPを用いたH.320テレビ会議システムの試作
- パーソナルコンピュータ用AC-3ソフトウェアデコーダの開発
- マルチメディアPC用 MPEG-1 Audio ソフトウェアデコーダの開発
- 低電力DSPを用いたH.263ビデオコーデックの高速算法
- 低電力 DSP を用いた H.263 ビデオコーデックの開発
- 積和演算器を備えた汎用プロセッサによる高速動き検出
- 16ビット汎用DSPを用いたH.261ビデオコーデック
- SIMD演算器へのノルム計算命令組み込み手法の検討
- 分割ALU命令を用いたブロック・マッチング演算方式
- パーソナルコンピュータ用ソフトウエアMPEG-2デコーダの開発
- DSPアレイによるポログレッシブラジオシティの実現
- 分割 ALU によるブロック IIR フィルタの並列実現における性能向上率の評価
- 分割ALUによるIIRフィルタ高速化の検討
- Polygon Rendering with Adaptive Bit Resolution
- 2次元(逆)DCT高速化の一検討
- A-98 汎用DSPにおける可変長デコード処理の高速化(A-4. ディジタル信号処理,一般講演)
- ソフトウェアMPEG Videoデコーダに適したフレーム・バッファ管理手法
- マルチメディア処理向け低電力RISCの内蔵メモリ構成
- 32ビットRISCプロセッサV830の信号処理機能
- 信号処理機能つきRISCプロセッサのFFT性能
- 高速加算比較器を用いた並列オーバフロー検出
- A-99 RISCプロセッサにおける信号処理演算の高速化(A-4. ディジタル信号処理,一般講演)
- ソフトウェアMPEG-2デコーダにおける可変長復号の高速化手法
- A-4-48 マクロブロック・レベルの並列性を利用するMPEG-2ビデオ・デコーダ
- 低電力マルチメディア RISC の命令キャッシュミス低減化の検討
- プログラマブルDSFのためのプロファイラの検討
- マルチメディアRISCプロセッサV830のビタビアルゴリズムへの応用
- 16ビット固定小数点汎用DSPによるビタビ復号器の実現