156Mbpsビット同期回路内蔵インタフェースLSI
スポンサーリンク
概要
- 論文の詳細を見る
高速・広帯域ディジタル通信装置では,装置の高機能化,大規模化を実現する上で,パッケージ間及びユニット間における伝送信号線数の削減が要求される.そのため,伝送速度の高速化が不可欠であり,これまでCMOSデバイスによる高速インタフェースLSIを開発してきた.今回,さらに伝送信号のクロックレス化による信号線数の削減,低消費電力化,並びに高速インタフェースにおけるリタイミング位相調整の自動化を行うため,ビット同期回路を内蔵した156Mbpsインタフェース用LSIをCMOSセルベースICを用いて開発した.
- 社団法人電子情報通信学会の論文
- 1996-03-11
著者
-
高橋 祐司
日本電気エンジニアリング(株)
-
片山 富史
日本電気エンジニアリング(株)
-
青木 泰
日本電気(株)伝送共通技術本部
-
青木 泰
Nec Corporation
-
佐藤 正樹
Necテレコムシステム
-
馬場 光男
日本電気(株)
-
佐藤 正樹
日本電気テレコムシステム(株)
-
片山 富史
Necエンジニアリング
-
片山 富史
Necエンジニアリング(株)デバイスソリューション(事)システムインターフェース開発部
関連論文
- 低消費電力 時間スイッチ構成の検討
- 経済的なPDS伝送システムの試作
- 光加入者線伝送装置の構成技術
- PONシステム用ディジタルCDR
- PONシステム用ディジタルCDR
- C-12-19 156Mbpsバースト信号受信用PLL回路の開発
- 156Mbpsビット同期回路内蔵インタフェースLSI
- ATMスイッチ構成の検討
- 時分割Reed-Solomon復号器を用いた10.7Gb/s FEC CODECLSI
- 高速・低消費電力クロスポイントスイッチLSIの開発
- 時分割スイッチ構成の一検討
- C-12-17 16GbpsスループットCMOSバスインターフェース
- 52Mbpsバーストデータ受信ディジタルPLLの開発
- バックボード同期伝送用DPLLの開発
- SDH信号終端用ボード
- C-12-16 10Gb/s誤り訂正LSIの開発
- C-12-22 AMBA^AXIローカルバスブリッジの提案(C-12. 集積回路ABC(ロジック・センサ),一般セッション)
- バックプレ-ン高速波形伝送技術 (ATM伝送ネットワ-ク特集) -- (ATM装置関連要素技術)