低消費電力 時間スイッチ構成の検討
スポンサーリンク
概要
- 論文の詳細を見る
クロスコネクト装置において時間スイッチLSIは、ディジタル多重信号のタイムスロットを入れ替え、回線編集を行うためのキーデバイスである。マルチメディア時代を迎え、クロスコネクト規模の大容量化の一方で装置の小型・経済化が要求され、LSI自身の低消費電力化が必須の条件となってきている。そこで今回、SDH(Synchronous Digital Hierarchy)クロスコネクト装置用の時間スイッチLSIを例に消費電力低減の検討を行い、併せて開発LSIの評価を行ったので報告する。
- 社団法人電子情報通信学会の論文
- 1994-09-26
著者
-
山下 廣
日本電気株式会社
-
長本 護
日本電気株式会社
-
今井 邦弘
日本電気株式会社
-
長谷川 智彦
日本電気エンジニアリング(株)
-
片山 富史
日本電気エンジニアリング(株)
-
今井 邦弘
Nec
-
片山 富史
Necエンジニアリング
-
片山 富史
Necエンジニアリング(株)デバイスソリューション(事)システムインターフェース開発部
関連論文
- 伝送装置におけるMOのソフトウェア構成に関する検討
- 低消費電力 時間スイッチ構成の検討
- ATM-PONシステムにおける制御遅延を考慮した動的帯域割当方式の提案
- ATM-PONシステムにおける制御遅延を考慮した動的帯域割当方式の提案
- 156Mbpsビット同期回路内蔵インタフェースLSI
- ATMスイッチの開発
- ATMスイッチ構成の検討
- 時分割Reed-Solomon復号器を用いた10.7Gb/s FEC CODECLSI
- 大容量メモリを搭載したATMスイッチの性能評価
- C-12-16 10Gb/s誤り訂正LSIの開発
- C-12-22 AMBA^AXIローカルバスブリッジの提案(C-12. 集積回路ABC(ロジック・センサ),一般セッション)