バックボード同期伝送用DPLLの開発
スポンサーリンク
概要
- 論文の詳細を見る
通信のマルチメディア化に伴い情報量が増大する中、通信装置においては装置内信号の高速化への要求が高まっている。令回は、バックボードを介したボード間同期データ伝送を高速化するDPLLの開発を行い、伝送装置ヘ適用し39Mbps同期伝送を実現したので報告する。
- 社団法人電子情報通信学会の論文
- 1996-09-18
著者
関連論文
- 経済的なPDS伝送システムの試作
- 50Mbps光加入者伝送装置用LSIチップセットの開発
- PONシステム用ディジタルCDR
- PONシステム用ディジタルCDR
- C-12-19 156Mbpsバースト信号受信用PLL回路の開発
- 156Mbpsビット同期回路内蔵インタフェースLSI
- 50Mbps光加入者終端装置用LSIチップセットの開発
- 時分割Reed-Solomon復号器を用いた10.7Gb/s FEC CODECLSI
- 高速・低消費電力クロスポイントスイッチLSIの開発
- C-12-17 16GbpsスループットCMOSバスインターフェース
- 52Mbpsバーストデータ受信ディジタルPLLの開発
- バックボード同期伝送用DPLLの開発
- SDH信号終端用ボード