複数の遅延規格値が混在する網における遅延制御の一方式
スポンサーリンク
概要
- 論文の詳細を見る
ATMスイッチでは、一般に競合制御のため、内部のバッファにおいて待ち合わせを行なう。その際に生じる交換遅延は、多段接続のATMスイッチになると、累積し大きな値になる場合がある。本稿では、遅延の規格値(許容される遅延の最大値)が異なる複数のサービスが混在する網において、スイッチ形式を入出力バッファ型とし、スイッチ内経過時間が遅延の規格値に近いものほど優先度が高い処理を行なうBuffer制御形態(EDD Buffer:Earliest Due Data Buffer)を用いて、シミュレーションによりその性能を評価する。
- 2000-12-14
著者
関連論文
- 内部高速型ATMスイッチにおける高速セル転送アルゴリズムの検討
- MPλS網の故障復旧方式に関する検討(コンテンツデリバリ技術及び一般)
- 異速度パス混在網に並列符号化処理を用いた故障復旧方式(:フォトニックネットワーク, IP over WDM技術, 及び一般)
- B-7-90 DC方式におけるCodec設置形態の評価
- SSE2000-86 / RCS2000-75 入出力バッファ型ATMスイッチにおけるセル廃棄過程のシミュレーションによる検討
- SSE2000-86 / RCS2000-75 入出力バッファ型ATMスイッチにおけるセル廃棄過程のシミュレーションによる検討
- ATMスイッチにおけるセル廃棄過程のシミュレーション : スイッチ形式による比較
- ATM伝達網におけるOAMセル及びデータ転送のロバストネス評価
- 複数の遅延規格値が混在する網における遅延制御の一方式
- 複数の遅延規格値が混在する網における遅延制御の一方式
- 複数の遅延規格値が混在する網における遅延制御の一方式
- 複数の遅延規格値が混在する網における遅延制御の一方式
- 入力バッファ型ATMスイッチにおけるセル廃棄過程のシミュレーションによる検討(画像符号化と一般)
- 入力バッファ型ATMスイッチにおけるセル廃棄過程のシミュレーションによる検討
- 入力バッファ型ATMスイッチにおけるセル廃棄過程のシミュレーションによる検討
- 入力バッファ型ATMスイッチにおけるセル廃棄過程のシミュレーションによる検討
- B-6-24 入力バッファ型ATMスイッチにおけるセル廃棄過程のシミュレーションによる検討
- 低遅延を実現する内部速度可変型容量制御方式(ネットワークプロセッサ,通信のための信号処理,及び一般)
- 低遅延を実現する内部速度可変型容量制御方式(ネットワークプロセッサ,通信のための信号処理,及び一般)
- 低遅延を実現する内部速度可変型容量制御方式(ネットワークプロセッサ,通信のための信号処理,及び一般)
- IIR型重み係数を使った周波数領域適応フィルタ
- A-116 IIR型重み係数を使った周波数領域適応フィルタ(A-4. ディジタル信号処理,一般講演)
- B-6-12 ATM網における容量制御
- MPLS 網における予測を用いた帯域予約法について(ネットワークプロセッサ, 通信のための信号処理, 符号理論, 一般)
- MPLS 網における予測を用いた帯域予約法について(ネットワークプロセッサ, 通信のための信号処理, 符号理論, 一般)
- 偶数乗の屈折率分布をもつ不均一光導波路のスイッチング特性
- 屈折率が偶数乗特性をもつ分岐スラブ光導波路の結合モード解析
- 光バーストスイッチング網におけるFDL構成と性能評価(光集積回路/素子, スイッチング, PLC, ファイバ型デバイス, 導波路解析, 一般)
- 光バーストスイッチング網におけるFDL構成と性能評価(光集積回路/素子, スイッチング, PLC, ファイバ型デバイス, 導波路解析, 一般)
- 光バーストスイッチング網におけるFDL構成と性能評価(光集積回路/素子, スイッチング, PLC, ファイバ型デバイス, 導波路解析, 一般)
- 光バーストスイッチング網におけるFDL構成と性能評価(光集積回路/素子, スイッチング, PLC, ファイバ型デバイス, 導波路解析, 一般)
- 閾値制御による動的容量制御方式の閾値設定
- 入出力バッファスイッチにおける閾値制御方式による動的容量制御
- 入出力バッファスイッチにおける閾値制御方式による動的容量制御
- ATM網における動的容量制御 : 到着セル数とキュー長に基づく動的容量制御
- 不均一な誘導体スラブ形導波路の解析
- ダイバーシティコーディングによるATM網のパス故障復旧方式
- ダイバーシティコーディングにおける予備パス削減について
- ダイバーシティコーディング : 画像符号化および一般 : 放送方式
- ダイバーシティコーディング
- 3つのしきい値を用いたバックプレッシャ制御方式の提案とその特性
- 内部高速型ATMスイッチのトラヒック特性
- 閥値制御によるATM交換機の高機能化
- MPLS網におけるバックアップパスの設置形態について
- トラヒック観測に基づくパス容量の動的制御方式の評価
- 閾値制御によるATM交換機の高機能化
- 帯域使用率の観測に基づくパス容量の動的制御方式(IPv6,QoS制御及び一般)
- 閾値を可変とした入出力制御型バックプレッシャスイッチ(テーマ:IPサービスとそれを支えるネットワーク技術, 一般)
- 閾値制御による動的容量制御方式の閾値設定
- 閾値制御による動的容量制御方式の閾値設定
- 入出力制御型バックプレッシャスイッチの廃棄率特性
- 複合型容量制御方式の性能評価
- MPLS 網における予測を用いた帯域予約法について(ネットワークプロセッサ, 通信のための信号処理, 符号理論, 一般)
- MPLS網における予測を用いた帯域予約法について
- MPLS網における予測を用いた帯域予約法について
- MPLS網における予測を用いた帯域予約法について
- 複数の優先度クラスをもつATM網セルフヒーリング方式の復旧手順
- 複数の優先度クラスをもつセルフヒーリング方式
- 複数の優先度クラスをもつATM網セルフヒーリング方式
- 複数の優先度クラスをもつATM網セルフヒーリング方式
- セル廃棄補償FEC方式における動的制御による性能改善
- セル廃棄補償FEC方式における動的制御による性能改善
- セル廃棄補償FEC方式における動的制御による性能改善
- B-6-11 セル廃棄補償FEC方式における冗長セル適応廃棄及びマトリクス適応制御による性能改善
- 交換遅延抑制制御における遅延情報転送方式の検討
- 交換遅延抑制制御における遅延情報転送方式の検討
- 交換遅延抑制制御における遅延情報転送方式の検討
- Pushout Bufferによる交換遅延抑制制御の性能評価
- Pushout Bufferによる交換遅延抑制制御の性能評価
- Pushout Bufferによる交換遅延抑制制御の性能評価
- ダイバーシティコーディング網に適した網構成とその性能評価
- ダイバーシティコーディング網に適した網構成とその性能評価
- ダイバーシティコーディング網に適した網構成とその性能評価
- ダイバーシティコーディングにおける予備パス共用の評価
- ダイバーシティコーディングATM網の性能評価
- ダイバーシティコーディングATM網の性能評価
- 生存パス利用によるセルフヒーリングの高性能化
- 生存パス利用によるセルフヒーリングの高性能化
- 生存パス利用によるセルフヒーリングの高性能化
- セルフヒーリングにおける故障復旧時間の低減
- セルフヒーリングにおける故障復旧時間の低減
- ATMスイッチにおけるセル廃棄連続の評価とその抑制制御
- 多段のATMスイッチにおける交換遅延の抑制
- 多段に接続されたATMスイッチ間でのセル遅延制御
- ATM交換機におけるセル廃棄連続の抑制
- B-8-17 異速度パス混在ダイバーシティコーディング網の符号構成
- バースト誤りを考慮したATM網における符号誤り及びセル廃棄の補償
- ATM伝送系におけるインタリーブブロックの同期方式
- インターリーブを用いたATM伝送系におけるバースト符号誤り制御の性能評価
- セル廃棄補償FEC方式における冗長セル廃棄制御による性能改善
- FECによるATM伝送系のセル廃棄補償の効果
- 入出力制御型バックプレッシャスイッチの廃棄率特性
- 入出力制御型バックプレッシャスイッチの廃棄率特性
- 入出力制御型バックプレッシャスイッチの廃棄率特性
- ダイバーシティコーディングによるパス故障復旧方式の性能評価
- ダイバーシティコーディングによるパス故障復旧方式の性能評価
- ダイバーシティコーディングによるパス故障復旧方式の性能評価
- ダイバーシティコーディングATM網の性能評価
- 複合型容量制御方式の性能評価
- 複合型容量制御方式の性能評価