高速並列処理ワークステーション(TOP-1) : アーキテクチャ
スポンサーリンク
概要
- 論文の詳細を見る
高速並列処理ワークステーション(TOP-1)は、汎用目的のマルチプロセッサ・システムである(以下TOP-1と略記)。本稿では、TOP-1がどのようなアーキテクチャ上の方針に基づいて研究開発されているかについて、主たるいくつかの特徴について述べ、次いで、実際のハードウェア構成について概説する。
- 一般社団法人情報処理学会の論文
- 1988-09-12
著者
-
大庭 信之
日本アイ・ビー・エム株式会社東京基礎研究所
-
中田 武男
日本アイ・ビー・エム株式会社
-
清水 茂則
日本アイ・ビー・エム株式会社東京基礎研究所
-
大庭 信之
日本アイ・ビー・エム(株)
-
小原 盛幹
日本アイ・ビー・エム株式会社東京基礎研究所
-
清水 茂則
日本アイ・ビー・エム(株)
-
森脇 淳
日本アイ・ビー・エム株式会社東京基礎研究所
-
若林 貞一
日本アイ・ビー・エム株式会社 東京基礎研究所
-
小原 盛幹
日本アイ・ビー・エム株式会社 サイエンス・インスティチュート
-
中田 武男
日本アイ・ビー・エム株式会社東京基礎研究所
-
中田 武男
日本アイ・ビー・エム
関連論文
- 3DCGiRAMアーキテクチャによる実時間レイトレーシングシステム
- MULHIキャッシュの設計及び評価
- D-11-73 レイトレーシングハードウェアのための交差判定器の計算精度に関する一考察
- MULHIキャッシュ : VLIWプロセッサのための命令キャッシュ機構 (並列処理)
- GF(p)上の楕円曲線暗号回路のスケーラブルアーキテクチャ
- レイトレーシング専用コンピューティングシステムRAPLASのFPGAによる実装(FPGAとその応用及び一般)
- TLB統一型キャッシュのためのタイムスタンプ無効化方式とその性能評価
- RICEによる2次キャッシュメモリの性能評価
- TLB-Assisted Cache
- ウェーブパイプラインを用いた時分割擬似マルチポートレジスタファイル (非同期式回路/システム設計論文小特集)
- ハードウェアキャッシュ評価システム "RICE"
- 分散共有メモリ型並列計算機のためのメッセージ損失を許容するメモリアクセスプロトコル
- データの更新をバイト単位で管理するキャッシュメモリ
- プロセッサクラスタ用メモリアクセスバッファリング機構
- メッセージロスのあるネットワークを用いた分散共有メモリマルチプロセッサシステムの評価
- Wave-Pipeliningを用いた時分割擬似マルチポートレジスタファイル
- D-12-114 染色体画像解析のための輝度値の局所的な正規化法(D-12. パターン認識・メディア理解,一般セッション)
- H-019 部分バンドパターンを単位とした染色体領域の抽出・同定(H分野:画像認識・メディア理解)
- 組込みソフトウェアにおける実行トレースに基づく捨象モデリングツールの実装と評価
- 組込みソフトウェアにおける実行トレースに基づく捨象モデリングツールの実装と評価
- 組込みソフトウェアにおける実行トレースに基づく捨象モデリングツールの実装と評価
- 組込みソフトウェアにおける実行トレースに基づく捨象モデリングツールの実装と評価
- 組込みソフトウェアにおける実行トレースに基づく捨象モデリングツールの実装と評価
- 組込みソフトウェアにおける実行トレースに基づく捨象モデリングツールの実装と評価
- 組込みソフトウェアにおける実行トレースに基づく捨象モデリングツールの実装と評価
- Simultaneous Multi Thread (SMT) 技術を用いるCPU上で動作する計算資源予約システム
- ATMネットワークを用いた分散処理システムにおけるメモリアクセスプロトコル
- マルチエージェントによる染色体領域の抽出・同定手法の提案(一般セッション(2),パターン認識・メディア理解のための学習理論とその応用)
- レイトレーシング専用コンピューティングシステムRAPLASのFPGAによる実装(FPGAとその応用及び一般)
- レイトレーシング専用コンピューティングシステムRAPLASのFPGAによる実装(FPGAとその応用及び一般)
- レイトレーシング専用コンピューティングシステムRAPLASのFPGAによる実装(FPGAとその応用及び一般)
- パーソナルコンピュータ向けキャッシュシステムに関する一考察
- 高速並列処理ワークステーションTOP-1 : 統計情報収集回路を用いた性能評価
- 高速並列処理ワークステーション(TOP-1) : 無効化型と更新型のスヌープキャシュプロトコルの共存を許すための機構
- 高速並列処理ワークステーション(TOP-1) : 並列処理同期化機構
- 高速並列処理ワークステーション(TOP-1) : スヌープ・キャッシュ
- 高速並列処理ワークステーション(TOP-1) : バス・システム
- 高速並列処理ワークステーション(TOP-1) : アーキテクチャ
- マルチ・ビューポート表示制御の一手法
- 大型汎用計算機は生き残れるか? ( 情報処理最前線)
- デュアル・バス型マルチプロセッサ・システム
- 高速並列処理ワークステーション(TOP-1) : 入出力システム
- 1Z-8 公開鍵暗号アクセラレーターカードの実装と評価
- RB-002 MARTEプロファイルを適用したUMLモデルによる組込みシステムの性能評価シミュレーション(B分野:ソフトウェア,査読付き論文)
- 高速アクセスメモリQRAMのシミュレーションによる性能評価
- 高速アクセスメモリQ-RAM
- M-018 超高速無線通信ベースバンドシステム用クロック生成器(M分野:ユビキタス・モバイルコンピューティング,一般論文)
- RM-007 超高速無線通信用ベースバンドシステム開発プラットフォーム(ユビキタス・モバイルコンピューティング,査読付き論文)
- RC-013 システム実時間測定のためのLosslessデータ圧縮伸張方法(ハードウェア・アーキテクチャ,査読付き論文)
- FPGAを用いた組込みソフトウエア処理時間の実時間計測と分析による例外動作検出手法 (第21回 回路とシステム軽井沢ワークショップ論文集) -- (FPGAを用いた組込みシステム)
- 信号の状態遷移に基づくハードウエア検証のための状態遷移分割手法 (高位設計)
- ノートブック型コンピュータにおける消費電力とパフォーマンスに対する外部キャッシュの劾果
- 電気回路モデルを用いた計算機ネットワ-クの適応経路制御方式
- 並列パイプライン構成デ-タフロ-計算機システムによる信号処理
- テキスト分析技術を用いた開発関連文書の文書品質の定量化 (思考と言語)
- 次世代アーキテクチャ分析のための性能解析モデリング手法の提案
- 次世代アーキテクチャ分析のための性能解析モデリング手法の提案
- 90-30 並列プログラムにおける共有データのキャッシュとバス性能に対する影響
- 高速並列処理ワークステーション(TOP-1) : 性能予測
- テキスト分析技術を用いた開発関連文書の文書品質の定量化(テーマセッション)
- キャッシュ・オンリ・メモリ・アーキテクチャ向きディレクトリ機構の提案
- 組込みソフトウェアの動的振舞いによるシステム性能の評価手法
- M-005 ミリ波を用いた高速ファイルダウンロードシステム(携帯端末アプリケーション,M分野:ビキタス・モバイルコンピューティング)
- ミリ波用コヒーレント検出FPGAプラットフォーム(WLAN,WPAN関連技術,一般)
- 無線送信ベースバンドにおけるベースライン変動補償手法(Network,MAC,Adhoc関連技術,一般)