高速アクセスメモリQ-RAM
スポンサーリンク
概要
- 論文の詳細を見る
近年、DRAMの高速化、大容量化が進み、パーソナルコンピュータクラスでも10Mbyteを超える主記憶を持つものが現れてきた。しかし、マイクロプロセッサの高速化も著しく、マイクロプロセッサの性能を十分に活かすためには相当高速のメモリを必要としてきている。現在、このマイクロプロセッサの高速化に対応するために2通りの手法がとられている。すなわち、キャッシュメモリの付加と、主記憶メモリ自身の高速化である。キャッシュメモリをマイクロプロセッサに外付けする方式はマイクロプロセッサとメモリを従来のまま用いられるが、部品数の増加とコスト高を招く。また、主記憶メモリ自身を高速なものに換装することは、高速でかつ大容量のメモリを必要とし、やはりコストの面で不利である。DRAMはアドレスの時分割やプリチャージ時間が必要なためサイクル時間が長いという欠点をもっている。そこでDRAMのアクセスタイムを短縮する方式としてページモードやニブルモードなどが利用されている。これらのモードは、連続したアドレスをつぎつぎとアクセスすると決まっている場合には有効である。しかしながら,通常のマイクロプロセッサからのアクセスは、ある程度の局所性はあるものの、必ずしも有効に働くとは限らない。Q-RAMは、従来のDRAMに、速マイクロプロセッサの主記憶として高い性能を発揮できるように開発された。本報告では、Q-RAMの内部構成とその基本動作を説明し、最後にトレースデータを用いたシミュレーションによる性能評価を示す。
- 一般社団法人情報処理学会の論文
- 1989-10-16
著者
-
大庭 信之
日本アイ・ビー・エム株式会社東京基礎研究所
-
大庭 信之
日本アイ・ビー・エム(株)
-
新島 秀人
日本アイ・ビー・エム株式会社 東京基礎研究所
-
新島 秀人
日本アイ・ビー・エム(株)東京基礎研究所
関連論文
- 3DCGiRAMアーキテクチャによる実時間レイトレーシングシステム
- MULHIキャッシュの設計及び評価
- D-11-73 レイトレーシングハードウェアのための交差判定器の計算精度に関する一考察
- MULHIキャッシュ : VLIWプロセッサのための命令キャッシュ機構 (並列処理)
- GF(p)上の楕円曲線暗号回路のスケーラブルアーキテクチャ
- レイトレーシング専用コンピューティングシステムRAPLASのFPGAによる実装(FPGAとその応用及び一般)
- TLB統一型キャッシュのためのタイムスタンプ無効化方式とその性能評価
- RICEによる2次キャッシュメモリの性能評価
- TLB-Assisted Cache
- ウェーブパイプラインを用いた時分割擬似マルチポートレジスタファイル (非同期式回路/システム設計論文小特集)
- ハードウェアキャッシュ評価システム "RICE"
- 分散共有メモリ型並列計算機のためのメッセージ損失を許容するメモリアクセスプロトコル
- データの更新をバイト単位で管理するキャッシュメモリ
- プロセッサクラスタ用メモリアクセスバッファリング機構
- メッセージロスのあるネットワークを用いた分散共有メモリマルチプロセッサシステムの評価
- Wave-Pipeliningを用いた時分割擬似マルチポートレジスタファイル
- D-12-114 染色体画像解析のための輝度値の局所的な正規化法(D-12. パターン認識・メディア理解,一般セッション)
- H-019 部分バンドパターンを単位とした染色体領域の抽出・同定(H分野:画像認識・メディア理解)
- 可変長文字列検索連想メモリによるLZ77高速データ圧縮LSI(2)
- ATMネットワークを用いた分散処理システムにおけるメモリアクセスプロトコル
- マルチエージェントによる染色体領域の抽出・同定手法の提案(一般セッション(2),パターン認識・メディア理解のための学習理論とその応用)
- レイトレーシング専用コンピューティングシステムRAPLASのFPGAによる実装(FPGAとその応用及び一般)
- レイトレーシング専用コンピューティングシステムRAPLASのFPGAによる実装(FPGAとその応用及び一般)
- レイトレーシング専用コンピューティングシステムRAPLASのFPGAによる実装(FPGAとその応用及び一般)
- パーソナルコンピュータ向けキャッシュシステムに関する一考察
- 高速並列処理ワークステーションTOP-1 : 統計情報収集回路を用いた性能評価
- 高速並列処理ワークステーション(TOP-1) : スヌープ・キャッシュ
- 高速並列処理ワークステーション(TOP-1) : バス・システム
- 高速並列処理ワークステーション(TOP-1) : アーキテクチャ
- 1Z-8 公開鍵暗号アクセラレーターカードの実装と評価
- ATAドライブを用いたRAIDサブシステムの構成
- 二重化内部データバスを持つRAIDシステム
- 二重化内部データバスを持つRAIDシステムの制御
- フラッシュEEPROMを用いたソリッド・ステート・ファイルの動向 : 第4回日韓磁気記録シンポジウム : 画像情報記録
- 可変長文字列検索連想メモリによるLZ77高速データ圧縮LSI(1)
- 連想メモリを用いたLempel-Ziv型高速データ圧縮回路
- 可変長文字列検索連想メモリを用いたLempel-Ziv型高速データ圧縮回路
- ローカルマッチ線プリチャージ方式による可変長文字列検索連想メモリ
- RSAチップによるSSLの高速化実験
- 高速アクセスメモリQRAMのシミュレーションによる性能評価
- 高速アクセスメモリQ-RAM
- M-018 超高速無線通信ベースバンドシステム用クロック生成器(M分野:ユビキタス・モバイルコンピューティング,一般論文)
- RM-007 超高速無線通信用ベースバンドシステム開発プラットフォーム(ユビキタス・モバイルコンピューティング,査読付き論文)
- RC-013 システム実時間測定のためのLosslessデータ圧縮伸張方法(ハードウェア・アーキテクチャ,査読付き論文)
- FPGAを用いた組込みソフトウエア処理時間の実時間計測と分析による例外動作検出手法 (第21回 回路とシステム軽井沢ワークショップ論文集) -- (FPGAを用いた組込みシステム)
- 信号の状態遷移に基づくハードウエア検証のための状態遷移分割手法 (高位設計)
- 電気回路モデルを用いた計算機ネットワ-クの適応経路制御方式
- 並列パイプライン構成デ-タフロ-計算機システムによる信号処理
- 日本IBM創立70周年記念企画 東京基礎研究所の歩みとIBMの先進テクノロジー(TRL25周年) (特集 イノベーションを生み出すDNA--日本IBM創立70周年記念特集)
- 90-30 並列プログラムにおける共有データのキャッシュとバス性能に対する影響
- 高速並列処理ワークステーション(TOP-1) : 性能予測
- M-005 ミリ波を用いた高速ファイルダウンロードシステム(携帯端末アプリケーション,M分野:ビキタス・モバイルコンピューティング)
- ミリ波用コヒーレント検出FPGAプラットフォーム(WLAN,WPAN関連技術,一般)
- 無線送信ベースバンドにおけるベースライン変動補償手法(Network,MAC,Adhoc関連技術,一般)