分散共有メモリアーキテクチャにおけるキャッシュコンシステンシプロトコル
スポンサーリンク
概要
- 論文の詳細を見る
現在分散共有メモリアーキテクチャは共有メモリ、分散メモリアーキテクチャの利点を合わせ持つ方式として注目されている。stanford大のDASH[Lenoski92]では複数のメモリとキャッシュデータの一貫性を保証する方法としてメモリにディレクトリを設けて管理する方法が提案されている。今回我々はより一般的に用いられているスヌープ方式を拡張して分散共有メモリでのキャッシュの一貫性を保証するプロトコルについて提案する。
- 一般社団法人情報処理学会の論文
- 1992-09-28
著者
-
林 宏雄
(株)東芝 ブロードバンドシステム開発センター
-
林 宏雄
(株)東芝cos開発センタ
-
岩佐 繁明
(株)東芝 総合研究所
-
大溝 孝
(株)東芝セミコンダクター社システムLSI事業部先端SoC開発センター
-
岩佐 繁明
株式会社 東芝 情報・通信システム技術研究所
-
岩佐 繁明
(株)東芝 情報・通信システム技術研究所
-
大溝 孝
(株)東芝総合研究所
関連論文
- マルチコアとしてのCell Broadband Engine^/SpursEngine^(マイクロアーキテクチャ,集積回路とアーキテクチャの協創〜どう繋ぐ?どう使う?マルチコア〜)
- マルチコアとしてのCell Broadband Engine^/SpursEngine^(集積回路とアーキテクチャの協創 : どう繋ぐ?どう使う?マルチコア)
- Cell Broadband Engine 概要 : その設計思想と応用例
- Cell Broadband Engine概要 : その設計思想と応用例(デジタル・情報家電, 放送用, ゲーム機用システムLSI, 及び一般)
- QRMを備えた高信頼サーバ
- ベクトルプロセッサPUのアドレス制御方式
- 2. SMPサーバのデータ・バス技術 ( 高速プロセッシングデータバス技術)
- 分散共有メモリでのキャッシュ・コヒーレンシ制御方式
- 高速・高性能プロセッサボードの開発と評価(高性能プロセッサ・システムLSIの実装設計,デザインガイア2008-VLSI設計の新しい大地)
- 高速・高性能プロセッサボードの開発と評価(高性能プロセッサ・システムLSIの実装設計,デザインガイア2008-VLSI設計の新しい大地)
- 分散共有メモリアーキテクチャにおけるキャッシュコンシステンシプロトコル
- QRMを備えた高信頼サーバのハードウェアアーキテクチャ
- 並列オペレーティングシステム上でのマルチプロセッサアドレストレースの収集
- 性能評価のためのOSシミュレーションモデル
- [特別講演]汎用1chip並列計算機の一構築法
- システムオンシリコン向き汎用並列計算機の一構築法