回路系自動変換システムにおける配線ループ除去方式の一検討
スポンサーリンク
概要
- 論文の詳細を見る
ASIC(Application Specific IC)時代CAD高度化ニーズを先取りして、バイポーラ・IIL系のアナログ・ディジタル混成ICのIIL(Integrated Injection IC)論理部を、既存のCMOS回路図から自動変換によって生成する知識処理技術を開発してきた。今回は回路変換システムの回路図描画機能の中から、配線中に生じたループを除去する方式について報告する。
- 一般社団法人情報処理学会の論文
- 1990-03-14
著者
-
渡辺 俊典
(株)日立製作所システム開発研究所
-
林 晋一
日立製作所システム開発研究所第1部
-
渡辺 俊典
日立展作所システム開発研究所第5部
-
林 晋一
(株)日立製作所システム開発研究所
-
渡辺 俊典
日立製作所システム開発研究所:(現)電気通信大学大学院情報システム学研究科
-
杉田 尚一
(株)日立京葉エンジニアリング
-
渡辺 俊典
日立製作所システム開発研究所
関連論文
- 計算機室レイアウト用エクスパート・システムの開発
- シミュレータコンパイラとシェルブレッドボード方式による LSI 設計環境の提案
- 後退形/前進形両積分法を併用した機能/回路混在系の新シミュレーション手法
- 機能/回路レベル混在システムのシミュレーション方式
- 企業におけるOR : 第17回ORサロン
- 複製と削除の機構を用いた自律的学習機械 : DANDELION
- 線形計画法による部品所要量分析方式の提案
- 回路系自動変換のための高速ネット変換機能のPrologによる実現
- 回路系自動変換システムにおける配線ループ除去方式の一検討
- 計算機室機器レイアウトシステムの開発 (「エキスパートシステム」)
- 適応知識ベースを用いた計算機オペレーティングシステムの自律化最適資源管理方式の開発
- 知識処理による回路系自動変換システムの開発
- 成長能力をもつ解探索システムの研究 : 開放システム論的アプローチ
- 未知時変非線形関数の最小稜線探索問題とその実時間解法について