チューナブル・アーキテクチャ計算機システムにおけるチューニング過程について
スポンサーリンク
概要
- 論文の詳細を見る
A tuning process in a tunable archtecture computer is described. We have designed a computer system with tunable archtecture. Main components of this computer are four AM2903 bit-slice chips. The control schema of micro instructions is horizontal-type, and the length of each instruction is 104 bits. Our tunable algorithm utilizes an execution history of machine level instructions, because the execution history can be regarded as a property of the user program. In execution histories of similar programs, same sequences of machine instructions must appear. Each sequence is synthesized into a new machine instruction by means of microprogramming. In order to select new machine instructions, this algorithm uses not only the enlarged amount of necessary control storage but also the improvement of execution efficiency.
- 湘南工科大学の論文
- 1986-03-26
著者
関連論文
- プログラムと仕様からの設計上の決定の抽出
- プログラム解析システム : PANSY
- 循環の解析による並行プログラムの検証手法
- インクリメンタルシミュレーションにおけるイベント保存/評価効率の改善
- 質問に対する回答者選択を設計固有情報を用いて支援する手法について
- 設計支援環境DATEにおける設計モデルの統合化手法
- 設計環境におけるツールの更新に対する影響範囲の決定手法
- 実行時仕様の導入による形式的仕様の実行
- 設計支援ツールの統合化環境DATEにおける設計知識構造
- プログラム変更に対する正当性検証技法の適用
- 表現形式の変換による仕様のデバッグ
- 条件分岐の効率的実行を可能とする細粒度並列アーキテクチャ
- 要求仕様の変更における影響分析の支援方法について
- 設計履歴とドキュメントを用いたソフトウェア変更支援
- 拡張PDGを利用した最適ループ展開数算定法
- 大規模ソフトウェアの保守における形式的仕様の適用
- 変更を受けたソフトウェアを対象とするテストケース生成
- 離散事象シミュレーション言語O^2SLについて
- 競合集合の拡張によるプロダクションシステムのデバッグ
- 細粒度並列計算機NLITHの実現とその評価
- 細粒度並列計算機NLITHの概要
- 既存言語における抽象化技法支援の一手法について
- 部品を使用したプログラムの保守支援エキスパートシステム
- チューナブル・アーキテクチャ計算機システムにおけるチューニング過程について
- プログラム・デバッグにおける記号的実行の応用