暗号ハードウェアの実装性能と物理的安全性評価
スポンサーリンク
概要
- 論文の詳細を見る
- 2012-05-01
著者
関連論文
- 暗号モジュールへのサイドチャネル攻撃とその安全性評価の動向(マルチメディア情報ハイディング技術とその応用論文)
- RSA暗号プロセッサのFPGA実装に対する平文選択型SPAの評価(応用技術,リコンフィギャラブルシステムとその応用論文)
- 磁性薄膜を用いた暗号LSIのサイドチャンネルアタック抑制法とその効果検証
- オンチップ集積化マイクロ磁界プローブを用いた暗号LSIの近傍磁界計測(放送/一般)
- 高速かつ軽量な可変データ長対応のCRC回路構成手法(組み込みシステムアーキテクチャ)
- 高速ネットワークフィルタリング装置のアーキテクチャ(インターネット環境でのデータ工学とディペンダビリティ)
- ネットワークフィルタリング装置向け試験装置の評価(組込技術とネットワークに関するワークショップETNET2006)
- 10 Gigabit Ethernet用の軽量かつ高速なCRC-32回路の実装(ディペンダブルソフトウェアとネットワーク及び一般)
- ネットワークフィルタリング試験装置の試作
- ネットワークフィルタリング試験装置の試作(ネットワーク, 組込技術とネットワークに関するワークショップ)
- 暗号モジュールの電磁的な情報漏洩の解析
- RSA暗号プロセッサ自動生成システムの設計と評価
- 暗号モジュールの安全な実装を目指して--サイドチャネル攻撃の標準評価環境の構築
- オンチップ集積化マイクロ磁界プローブを用いた暗号LSIの近傍磁界計測(放送/一般)
- リコンフィギュアラブルシステムREXへの並列計算機EM-Xの実装
- 大容量FPGAの応用によるマルチプロセッサエミュレーションシステムの評価
- 大容量FPGAの応用によるマルチプロセッサエミュレーションシステムの開発
- 大容量FPGAの応用によるマルチプロセッサエミュレーションシステムの開発
- RC-003 RSA暗号プロセッサジェネレータの設計と評価(ハードウェア・アーキテクチャ,査読付き論文)
- ハッシュ関数Whirlpoolの高スケーラブル回路アーキテクチャ
- FPGA上のArbiter PUFの定量的性能評価(リコンフィギャラブル応用2)
- L-008 AESのハードウェア実装に対するテンプレート攻撃(ネットワーク・セキュリティ,一般論文)
- L-007 周波数領域での暗号モジュールの電力解析(ネットワーク・セキュリティ,一般論文)
- 近磁界測定によるサイドチャネル評価実験(デザインガイア2010 : VLSI設計の新しい大地)
- サイドチャネル攻撃対策手法の評価環境の構築(セキュリティ応用,デザインガイア2009 VLSI設計の新しい大地)
- 確率密度関数の推定法とMIA成功率に関する一考察(デザインガイア2010 : VLSI設計の新しい大地)
- サイドチャネル攻撃に対する標準評価ボードとツールの開発(ツール,デザインガイア2008-VLSI設計の新しい大地)
- 高速ネットワークフィルタリング装置のアーキテクチャ(インターネット環境でのデータ工学とディペンダビリティ)
- ネットワークフィルタリング装置向け試験装置の評価(組込技術とネットワークに関するワークショップETNET2006)
- ネットワークフィルタリング装置向け試験装置の評価(組込技術とネットワークに関するワークショップETNET2006)
- 小型ソフトコア基板用USBインタフェースの開発(ソフトコア・ハードウェア化, 組込技術とネットワークに関するワークショップ)
- 小型ソフトコア基板用USBインタフェースの開発
- シフト事後処理を用いたPUF基盤認証システムの精度評価(デザインガイア2010 : VLSI設計の新しい大地)
- 小型ソフトコア基板用 USB インタフェースの開発(ソフトコア・ハードウェア化, 組込技術とネットワークに関するワークショップ)
- 確率密度関数の推定法とMIA成功率に関する一考察
- ハッシュ関数Luffaのハードウェア実装
- シフト事後処理を用いたPUF基盤認証システムの精度評価
- 近磁界測定によるサイドチャネル評価実験
- Virtex-5上の動的部分再構成暗号回路の消費電力評価(低消費電力化)
- 暗号ハードウェアの実装性能と物理的安全性評価(暗号と情報セキュリティ実装技術論文)
- 国際会議CHES 2011報告
- 暗号ハードウェアの実装性能と物理的安全性評価
- 国際会議CHES 2011報告