スポンサーリンク
三菱電機(株)システムLSI開発研究所 | 論文
- VLIWマルチメディアプロセッサD10V (マルチメディア・通信用LSIおよびDSP)
- フレームバッファ操作を高速化したスーパースカラ・マイクロプロセッサ
- TRON仕様32ビットマイクロプロセッサG_/100 : (1)マイクロプログラムによる高機能命令の実現とその評価
- 大規模ゲートアレーにおける配線混雑緩和を目的とした"padding"による配置改善の一手法
- 配線混雑緩和を目的とした大規模ゲートアレイ用配置改善手法
- 3層チャネルレスSOGのための高速配線手法
- TRON仕様32ビットマイクロプロセッサG_/100 : (2)関係データベースによるマイクロプログラムの管理とマイクロデコーダの設計
- BSデジタル衛星放送用復調LSIのアルゴリズム検討
- CAS2000-11 / VLD2000-20 / DSP2000-32 BSデジタル衛星放送用復調LSIのアルゴリズム検討
- CAS2000-11 / VLD2000-20 / DSP2000-32 BSデジタル衛星放送用復調LSIのアルゴリズム検討
- 3層チャネルレスSOGのための高速配線手法
- 敷き詰め型ゲートアレイの自動配置における対話編集機能の実現
- 動的ネット重み調整によるタイミング保証ミニカット配置手法
- 10-bit A/Dコンバータを内蔵したアナ/デシ混在LSIのアナログIDDQテスト方法
- CMOSゲートアレイ用マクロセル自動レイアウトシステム
- 3次元配線容量シミュレーションに基づいたサブ100mm世代eSRAMのスケーリングの検討(プロセス・デバイス・回路シミュレーション及び一般)
- 3次元配線容量シミュレーションに基づいたサブ100nm世代eSRAMのスケーリングの検討(プロセス・デバイス・回路シミュレーション及び一般)
- ボディバイアス可変型SOI-CMOSドライバー回路
- ボディバイアス可変型SOI-CMOSドライバー回路
- 高速通信用LSIにおけるSOI/CMOS 回路設計技術