スポンサーリンク
(株)日立超LSIシステムズ | 論文
- Gate-Protected Poly-Diode型チャージポンプを用いた1.8V単一電源16Mbit-DINOR型BGOフラッシュメモリ
- 高速性と信頼性を両立するAC-IDR(s)法の提案と評価(HPC-3:自動チューニングI,2008年並列/分散/協調処理に関する『佐賀』サマー・ワークショップ(SWoPP佐賀2008))
- オープンスーパーコンピューター時代の数値計算ライブラリについて(インダストリアルマテリアル)
- リスタート付ランチョス法における実行時パラメータ自動チューニング方式の提案(HPC-10 : 自動チューニングI)
- 行列計算における自動チューニング研究動向について(HPC-11 : 自動チューニング)
- 数値計算ポリシー入力型グラムシュミット直交化ライブラリの異種混合計算機環境における性能評価(数値計算)
- 数値計算ポリシー入力型自動チューニング方式(HPC-2: 自動チューニング)
- 大規模疎行列固有値計算における行列ベクトル積の並列性能向上方法(行列・固有値問題における線形計算アルゴリズムとその応用)
- 数値計算ポリシーを入力とするベクトル群の直交化ライブラリ(数値計算)
- 徒競走型の性能保証レベル向上方法の検討(HPC-5 : 科学技術計算)(2004年並列/分散/協調処理に関する『青森』サマー・ワークショップ(SWoPP青森2004) : 研究会・連続同時開催)
- 書換え電流100μA,書換え速度416kB/sで動作する混載向け512kB相変化メモリ(新メモリ技術とシステムLSI)
- 酸素添加GeSbTe相変化メモリセルの研究(新型不揮発性メモリ)
- 1.5V-CMOS動作オンチップ相変化RAM回路技術
- 1.5V-CMOS動作オンチップ相変化RAM回路技術(デジタル・情報家電, 放送用, ゲーム機用システムLSI, 及び一般)
- 電荷収集と寄生バイポーラ効果を考慮したSRAMの中性子ソフトエラー解析(新メモリ技術, メモリ応用技術, 一般)
- A-21-21 送信出力制御を用いた位置推定システム低消費電力化の検討(A-21.センサネットワーク,基礎・境界)
- A-21-10 無線階層ネットワーク位置推定プロトタイプシステムの開発(A-21. センサネットワーク, 基礎・境界)
- B-5-206 無線 LAN 統合アクセスシステム (4) : 送信タイミング制御方式の検討
- B-5-48 W-CDMA端末用ベースバンドモデムLSIの試作 : LSI開発支援環境
- 90nm世代モバイルSoCの低電力化を実現する階層型多分割電源遮断回路技術(VLSI一般(ISSCC2006特集))