朴 熙中 | 横浜国立大学工学府
スポンサーリンク
概要
関連著者
-
朴 熙中
横浜国立大学工学府
-
吉川 信行
横浜国立大学 工学部 電子情報工学科
-
山梨 裕希
横浜国立大学大学院工学府
-
吉川 信行
横浜国立大学大学院工学府
-
吉川 信行
横浜国大工
-
山梨 裕希
横浜国立大学大学院
-
山梨 祐希
横浜国立大学工学部
-
藤 巻朗
名古屋大学 工学部
-
藤巻 朗
名古屋大学
-
朴 熙中
横浜国立大学
-
朴 煕中
横浜国立大学大学院工学府
-
武富 一博
横浜国立大学
-
武富 一博
横浜国立大学大学院:crest-jst
-
吉川 信行
横浜国立大学大学院:crest-jst
-
田中 雅光
名古屋大学
-
高木 直史
名古屋大学大学院情報科学研究科
-
小畑 幸嗣
名古屋大学大学院:crest-jst
-
高木 直史
名古屋大学
-
吉川 信行
横浜国立大学大学院工学研究院
-
高木 一義
名古屋大学大学院情報科学研究科
-
小畑 幸嗣
名古屋大学 情報科学研究科
-
山梨 裕希
横浜国立大学工学府
-
小畑 幸嗣
名古屋大学大学院情報科学研究科情報システム学専攻博士後期課程
-
高木 一義
名古屋大学
-
吉川 信行
横浜国立大学大学院 工学研究院
-
伊藤 祐喜
名古屋大学大学院:crest-jst
-
高木 一義
名古屋大学大学院情報科学研究科:戦略的創造研究推進事業
-
Yoshikawa N
Yokohama National Univ. Yokohama Jpn
-
高本 直史
名古屋大学
-
入江 直樹
名古屋大学
-
原 浩史
横浜国立大学工学部電子情報工学科
-
原 浩史
横浜国立大学大学院:crest-jst
-
岩崎 真悟
名古屋大学:戦略的創造研究推進事業
-
岡本 悠史
横浜国立大学大学院工学府
-
陳 賢珠
横浜国立大学大学院工学府
-
矢口 謙太
横浜国立大学大学院工学府
-
岩崎 真悟
名古屋大学
-
矢口 謙太
横浜国立大学工学府
-
藤巻 朗
CREST-JST
-
秋本 彩
横浜国立大学
-
岡本 悠史
横浜国立大学工学府
-
貝沼 世樹
横浜国立大学大学院工学府
-
高井 昌彰
北海道大学
-
神谷 義章
名古屋大学大学院工学研究科
-
高木 直史
CREST-JST
-
田中 雅光
CREST-JST
-
貝沼 世樹
横浜国立大学大学院
-
藤巻 朗
名古屋大学量子工学専攻
-
藤巻 朗
名古屋大学大学院工学研究科量子工学専攻
-
神谷 義章
名古屋大学
-
寺井 弘高
情報通信研究機構
-
寺井 弘高
NICT
-
高井 昌彰
北海道大学情報基盤センター
-
萬 伸一
科学技術振興機構:日本電気株式会社ナノエレクトロニクス研究所
-
伊藤 祐喜
CREST-JST
-
小畑 幸嗣
CREST-JST
-
田中 務光
名古屋大学
-
萬 伸一
日本電気株式会社
-
陳 賢珠
横浜国立大学工学府
-
萬 伸一
NEC基礎研究所
-
萬 伸一
Nec基礎・環境研究所
-
吉川 信行
横浜国立大学大学院工学府:crest-jst
-
高木 一義
CREST-JST
-
高木 直史
名古屋大学大学院情報科学研究科情報システム学専攻
-
高木 直史
横浜国立大学大学院
-
岩崎 真悟
CREST-JST
-
高井 昌影
北海道大学
-
Van Duzer
University of California, Berkeley, Department of Electrical Engineering and Computer Sciences
-
山梨 祐希
横浜国立大学大学院工学府
-
Van Duzer
University Of California Berkeley Department Of Electrical Engineering And Computer Sciences
著作論文
- パイプライン化したビットシリアル単一磁束量子マイクロプロセッサの開発(ディジタル・一般)
- SFQ TDCを用いた64kb Josephson/CMOSハイブリッドメモリのアクセスタイム測定(ディジタル,一般)
- SFQ半精度浮動小数点乗算器の設計と試作(デジタル,一般)
- SFQ半精度浮動小数点加算器の設計と試作(デジタル,一般)
- C-8-10 SFQ浮動小数点乗算器の同期化および動作実証(C-8.超伝導エレクトロニクス,一般セッション)
- C-8-9 アドバンスドプロセスを用いたSFQ半精度浮動小数点加算器の高速化に関する検討(C-8.超伝導エレクトロニクス,一般セッション)
- C-8-13 SFQ/CMOSハイブリッドメモリのシリアルデータ入力化の検討(C-8.超伝導エレクトロニクス,一般セッション)
- C-8-11 SFQ半精度浮動小数点演算器の回路面積の削減に関する検討(C-8.超伝導エレクトロニクス,一般セッション)
- C-8-12 SFQ半精度浮動小数点乗算器の試作と動作実証(C-8.超伝導エレクトロニクス,一般セッション)
- C-8-18 SFQ半精度浮動小数点乗算器の設計と試作(C-8. 超伝導エレクトロニクス,一般セッション)
- C-8-5 10kA/cm^2Nbプロセスを用いたSFQ半精度浮動小数点加算器のコンポーネント回路の設計(C-8.超伝導エレクトロニクス,一般セッション)
- C-8-17 SFQ半精度浮動小数点加算器の設計と試作(C-8. 超伝導エレクトロニクス,一般セッション)
- C-8-11 パイプライン導入による単一磁束量子浮動小数点加算器の性能向上(C-8.超伝導エレクトロニクス,一般講演)
- C-8-7 SFQ多機能バッファー(C-8.超伝導エレクトロニクス,一般講演)
- C-8-15 トルネードアーキテクチャに基づく単一磁束量子マイクロプロセッサのALUの改善(C-8.超伝導エレクトロニクス,一般講演)
- C-8-12 トルネードアーキテクチャにおけるSFQマイクロプロセッサのデータパスの動作実証(C-8.超伝導エレクトロニクス,一般講演)
- C-8-10 トルネードアーキテクチャにおけるSFQマイクロプロセッサのデータパスの設計(C-8.超伝導エレクトロニクス,エレクトロニクス2)
- C-8-11 単一磁束量子回路を用いた状態遷移に基づくシリアルアダーの検討(C-8.超伝導エレクトロニクス,エレクトロニクス2)
- C-8-8 SFQビットスライスアダーの検討(C-8. 超伝導エレクトロニクス, エレクトロニクス2)
- C-8-15 パイプライン化した単一磁束量子ビットシリアルマイクロプロセッサCORE1βの動作実証(C-8.超伝導エレクトロニクス,一般講演)
- C-8-6 SFQ/CMOSハイブリッドメモリ用セルフバイアス回路の設計と評価(C-8.超伝導エレクトロニクス,一般セッション)
- C-8-14 SFQ遅延測定回路によるSFQ/CMOSハイブリッドメモリのアクセスタイム測定(C-8.超伝導エレクトロニクス,一般セッション)
- SFQ-FFTプロセッサにおけるメモリシステムの設計と試作(単一磁束量子大規模集積回路技術の現状と将来展望、デジタル応用及び一般)
- C-8-19 SFQ FFTプロセッサ用バタフライ演算器の設計と動作実証(C-8. 超伝導エレクトロニクス,一般セッション)
- C-8-8 FFT変換回路用SFQ積和演算器の設計と動作実証(C-8.超伝導エレクトロニクス,一般講演)
- C-8-7 SFQ回路によるFFT変換回路用バタフライ演算器の設計(C-8.超伝導エレクトロニクス,一般講演)
- SFQ論理回路を用いた4-bビット・スライス・アダーの設計(ディジタル・一般)
- C-8-12 高速SFQビット・シリアル乗算器(C-8.超伝導エレクトロニクス,一般講演)
- C-8-10 単一磁束量子回路を用いた浮動小数点加算器の検討(C-8.超伝導エレクトロニクス,一般講演)
- C-8-14 SFQビット・スライス・アダーの動作実証(C-8.超伝導エレクトロニクス,一般講演)
- C-8-12 SFQビット・スライス・アダーの最適化設計(C-8.超伝導エレクトロニクス,エレクトロニクス2)