Multi-stacked 1G cell/layer pipe-shaped BiCS flash memory (集積回路)
スポンサーリンク
概要
- 論文の詳細を見る
- 2010-04-22
著者
-
前田 高志
株式会社東芝セミコンダクター社半導体研究開発センター
-
板垣 清太郎
株式会社東芝セミコンダクター社半導体研究開発センター
-
菱田 智雄
株式会社東芝セミコンダクター社半導体研究開発センター
-
勝又 竜太
株式会社東芝セミコンダクター社半導体研究開発センター
-
鬼頭 傑
株式会社東芝セミコンダクター社半導体研究開発センター
-
福住 嘉晃
株式会社東芝セミコンダクター社半導体研究開発センター
-
木藤 大
株式会社東芝セミコンダクター社半導体研究開発センター
-
田中 啓安
株式会社東芝セミコンダクター社半導体研究開発センター
-
小森 陽介
株式会社東芝セミコンダクター社半導体研究開発センター
-
石月 恵
株式会社東芝セミコンダクター社半導体研究開発センター
-
松並 絢也
株式会社東芝セミコンダクター社半導体研究開発センター
-
藤原 友子
株式会社東芝セミコンダクター社半導体研究開発センター
-
青地 英明
株式会社東芝セミコンダクター社半導体研究開発センター
-
岩田 佳久
株式会社東芝セミコンダクター社半導体研究開発センター
-
渡辺 陽二
株式会社東芝セミコンダクター社半導体研究開発センター
関連論文
- Multi-stacked 1G cell/layer pipe-shaped BiCS flash memory (集積回路)
- 携帯機器に適した低電圧・高速・高信頼性 16Mb MRAM(新メモリ技術とシステムLSI)
- 35nsサイクルタイムを達成した3.3V単一32Mb NANDフラッシュメモリ
- Multi-stacked 1G cell/layer pipe-shaped BiCS flash memory (集積回路)
- 三次元NANDフラッシュメモリに最適な縦型アレイデバイス開発(IEDM(先端CMOSデバイス・プロセス技術))
- ある半導体メモリ設計者から見た磁性体への期待
- STT-MRAMに向けた低読出し電圧・高速センスアンプの検討(新メモリ技術とシステムLSI)
- SOI上に形成された1Tゲインセル(FBC)を使ったメモリ設計 : 4F^2サイズの新原理メモリセルの提案
- CT-1-4 3次元積層化NANDフラッシュメモリについて(CT-1.エマージングメモリと3次元集積メモリ,チュートリアルセッション,ソサイエティ企画)
- 超高密度を実現する三次元フラッシュメモリー
- 低ビットコストで大容量な3次元構造のNAND型フラッシュメモリ (特集 ナノテクノロジー)
- Multi-Stacked 1G cell/layer Pipe-shaped BiCS Flash Memory
- 超大容量不揮発性ストレージを実現する3次元構造BiCSフラッシュメモリ (特集 半導体不揮発性メモリ)