1V以下で動作可能なトリミングフリーCMOSバンドギャップ基準電圧発生回路(アナログ・デジアナ・センサ,通信用LSI)
スポンサーリンク
概要
- 論文の詳細を見る
本稿では、1V以下で動作可能なトリミングフリーCMOSバンドギャップ基準電庄発生回路を提案する。提案するバンドギャップ基準電圧発生回路は、電源電圧0.95Vで動作し、ウエハ内デバイスばらつきによる出力基準電圧のばらつきは"3σ=2.5%"を実現する。
- 社団法人電子情報通信学会の論文
- 2007-07-19
著者
-
平木 充
株式会社ルネサステクノロジ設計基盤開発部
-
平木 充
(株)ルネサステクノロジ
-
堀口 真志
(株)ルネサステクノロジ
-
奥田 裕一
(株)ルネサステクノロジ
-
塚本 隆幸
(株)ルネサステクノロジ
-
伊藤 崇泰
(株)ルネサステクノロジ
-
奥田 裕一
株式会社ルネサステクノロジ
-
塚本 隆幸
株式会社ルネサステクノロジ
-
堀口 真志
株式会社ルネサステクノロジ
-
伊藤 崇泰
株式会社ルネサステクノロジ
関連論文
- マイクロコントローラ搭載512KB MONOS型フラッシュメモリモジュール(VLSI回路, デバイス技術(高速, 低電圧, 低電力))
- 階層化ワードドライバと位相シフト昇圧回路を用いた512kB 60MHzエンベデッドフラッシュメモリ
- 32ビットRISCマイクロコントローラに内蔵する3.3V90MHzフラッシュモジュール
- 90-65nmテクノロジーに対応できるオンチップメモリは?
- マイクロコントローラ搭載512KB MONOS型フラッシュメモリモジュール(VLSI回路, デバイス技術(高速, 低電圧, 低電力))
- 0.3μmCMOSによる1.2Vアナログ/ディジタル回路技術
- 1V以下で動作可能なトリミングフリーCMOSバンドギャップ基準電圧発生回路
- 1V以下で動作可能なトリミングフリーCMOSバンドギャップ基準電圧発生回路(アナログ・デジアナ・センサ,通信用LSI)
- 1V以下で動作可能なトリミングフリーCMOSバンドギャップ基準電圧発生回路 (情報センシング)
- データ依存論理振幅バスアーキテクチャの提案
- 高精度・低電圧CMOSバンドギャップレファレンス回路の動向