6.量子-古典協調計算 : オートマトンの場合(<特集>量子コンピュータと量子計算)
スポンサーリンク
概要
著者
関連論文
-
量子計算の並列シミュレーションにおける通信量削減手法(計算論,計算モデル)
-
FPGAのスイッチマトリクスを対象としたソフトエラー対策(チップ間通信,ルーティング,インターコネクト,デザインガイア2008-VLSI設計の新しい大地)
-
論理関数の畳み込み機構を導入した省面積FPGAの実現と評価
-
8C45 ことばによる手話単語の記述と三次元表現
-
非線形方程式と整数解の探索に基づく高位合成向けビット長最適化(検証・理論, 組込技術とネットワークに関するワークショップ)
-
非線形方程式と整数解の探索に基づく高位合成向けビット長最適化
-
非線形方程式と整数解の探索に基づく高位合成向けビット長最適化(検証・理論, 組込技術とネットワークに関するワークショップ)
-
非線形方程式と整数解の探索に基づく高位合成向けビット長最適化
-
能動関数によるアサーション検証設計(続・システム検証の科学技術,サイバー増大号)
-
定数幅量子ブランチングプログラムの計算能力 (計算理論とアルゴリズムの新展開)
-
高信頼セルによる演算器の耐故障性と遅延時間の評価(ARC-11:高信頼性および応用システム,2008年並列/分散/協調処理に関する『佐賀』サマー・ワークショップ(SWoPP佐賀2008))
-
少品種高信頼セルによる演算器の提案と評価(テスト・高信頼,組込技術とネットワークに関するワークショップETNET2008)
-
少品種高信頼セルによる演算器の提案と評価(テスト・高信頼,組込技術とネットワークに関するワークショップETNET2008)
-
少品種高信頼セルによる演算器の提案と評価(テスト・高信頼,組込技術とネットワークに関するワークショップETNET2008)
-
少品種高信頼セルによる演算器の提案と評価(テスト・高信頼,組込技術とネットワークに関するワークショップETNET2008)
-
細粒度命令分解と少品種セルによる高信頼化アーキテクチャの提案(Inventive and Creative Architecture特別セッションII)
-
高信頼セルによる回路の信頼性評価(ディペンダブル設計,デザインガイア2008-VLSI設計の新しい大地)
-
高信頼セルによる回路の信頼性評価(ディペンダブル設計,デザインガイア2008-VLSI設計の新しい大地)
-
I/Oルーティング情報を用いたオンラインFPGAプレイスメント(FPGA・低消費電力設計・システムレベル合成,システム設計及び一般)
-
I/Oルーティング情報を用いたオンラインFPGAプレイスメント(FPGA・低消費電力設計・システムレベル合成,システム設計及び一般)
-
DS-1-12 鍵配布を必要としない量子秘密通信プロトコル(DS-1.COMP-NHC学生シンポジウム,シンポジウム)
-
π計算表示から能動形プログラムの枠組みの生成
-
I/Oタイミングを考慮したオンラインFPGAプレイスメント(ハードウェアマネジメント, デザインガイア-VLSI設計の新しい大地を考える研究会-)
-
不正者を識別可能な量子秘密分散法
-
不正者を識別可能な量子秘密分散法
-
配線リソースを考慮した再構成可能1bitプロセッサアレイ(アーキテクチャ, FRGAとその応用及び一般)
-
配線リソースを考慮した再構成可能1bitプロセッサアレイ
-
配線リソースを考慮した再構成可能1bitプロセッサアレイ(アーキテクチャ, FRGAとその応用及び一般)
-
配線リソースを考慮した再構成可能1bitプロセッサアレイ(アーキテクチャ, FRGAとその応用及び一般)
-
ソフトウェアの自己変更を支援する機構について
-
LA-004 コンポーネントベース開発のためのアプリケーションフレームワーク(A. モデル・アルゴリズム・プログラミング)
-
耐タンパCPUによるプログラム実行の証明
-
耐タンパCPUによるプログラム実行の証明
-
例外検出用動的再構成可能なコプロセッサ(システム設計及び一般)
-
例外検出用動的再構成可能なコプロセッサ(システム設計および一般)
-
能動関数モジュールを再配置可能なアクティブソフトウェア向けアーキテクチャの提案(コデザイン及びアーキテクチャ)
-
抽象解釈手法に基づく変数の相互関係解析とそのデータパス最適化への応用(システム設計及び一般)
-
抽象解釈手法に基づく変数の相互関係解析とそのデータパス最適化への応用(システム設計および一般)
-
論理関数の畳み込み機構を導入した省面積FPGAの実現と評価
-
論理関数の畳み込み機構を導入した省面積FPGAの実現と評価(FPGAとその応用及び一般)
-
A-3-25 論理関数の重ね合わせに基づく加減算向きLUT
-
A-3-4 リング発振器を用いたオンチップ高速シリアル通信方式
-
自発的移送が可能なオブジェクト生成システムの開発
-
SRAMベースFPGAにおける耐ソフトエラーLUT構成法(リコンフィギャラブルシステム2,デザインガイア2007-VLSI設計の新しい大地を考える研究会)
-
VLIW型命令キューを持つOROCHIの命令スケジューリング機構(プロセッサアーキテクチャ(1),「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2007))
-
VLIW型命令キューを持つOROCHIの命令スケジューリング機構(プロセッサアーキテクチャ(1),「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2007))
-
能動関数モジュールを再配置可能なアクティブソフトウェア向けアーキテクチャの提案(コデザイン及びアーキテクチャ)(デザインガイア2003 -VLSI設計の新しい大地を考える研究会-)
-
能動関数モジュールを再配置可能なアクティブソフトウェア向けアーキテクチャの提案(コデザイン及びアーキテクチャ)(デザインガイア2003 -VLSI設計の新しい大地を考える研究会-)
-
能動関数モジュールを再配置可能なアクティブソフトウェア向けアーキテクチャの提案(コデザイン及びアーキテクチャ)(デザインガイア2003 -VLSI設計の新しい大地を考える研究会-)
-
能動関数モジュールを再配置可能なアクティブソフトウェア向けアーキテクチャの提案
-
高信頼セルによる回路の信頼性評価(ディペンダブル設計,デザインガイア2008-VLSI設計の新しい大地-)
-
量子計算の並列シミュレーションにおける通信量削減手法(HPC-8:アプリケーション,2008年並列/分散/協調処理に関する『佐賀』サマー・ワークショップ(SWoPP佐賀2008))
-
DS-1-4 耐故障性量子計算におけるエラー訂正回数の削減手法(DS-1. COMP-NHC学生シンポジウム,シンポジウムセッション)
-
Upper bounds for quantum biased oracles with explicit bias rate (計算理論とアルゴリズムの新展開 RIMS研究集会報告集)
-
状態空間の分割を用いた量子探索ハードウェアシミュレータ(コデザイン及びアーキテクチャ)
-
状態空間の分割を用いた量子探索ハードウェアシミュレータ(コデザイン及びアーキテクチャ)(デザインガイア2003 -VLSI設計の新しい大地を考える研究会-)
-
状態空間の分割を用いた量子探索ハードウェアシミュレータ(コデザイン及びアーキテクチャ)(デザインガイア2003 -VLSI設計の新しい大地を考える研究会-)
-
状態空間の分割を用いた量子探索ハードウェアシミュレータ(コデザイン及びアーキテクチャ)(デザインガイア2003 -VLSI設計の新しい大地を考える研究会-)
-
状態空間の分割を用いた量子探索ハードウェアシミュレータ
-
メッセージの開封確認を行う量子プロトコルとその安全性について(量子情報処理論文)
-
6.量子-古典協調計算 : オートマトンの場合(量子コンピュータと量子計算)
もっと見る
閉じる
スポンサーリンク