新しいクリティカルパス判定基準を用いたクリティカルパス予測器の評価(ARC-4:スケジューリング,2006年並列/分散/強調処理に関する『高知』サマー・ワークショップ(SWoPP 高知2006))
スポンサーリンク
概要
- 論文の詳細を見る
近年のマイクロプロセッサには処理性能を維持しつつ消費電力を削減することが求められている.我々はプログラム実行中のクリティカルパス情報で低速・高速な演算器を使い分ける省電力アーキテクチャを提案している.本稿では,クリティカルパス予測器を更新する際に分岐予測ミス情報,キャッシュミス中に実行される命令の情報などを利用することを提案する.また,プログラム実行中のトレース情報を用いて測定したクリティカルパス予測器の予測精度について報告する.
- 一般社団法人情報処理学会の論文
- 2006-07-31
著者
関連論文
- タイミング制約違反を利用する設計手法とコ・シミュレーション環境による評価(回路・設計手法)
- タイミング違反を利用するマイクロアーキテクチャの演算器における遅延を考慮した評価(集積回路技術とアーキテクチャ技術の協調・融合へ向けた,プロセッサ,並列処理,システムLSIアーキテクチャ及び一般)
- 温度を考慮するアーキテクチャの検討のための物理レジスタアクセス頻度の特徴調査(集積回路技術とアーキテクチャ技術の協調・融合へ向けた,プロセッサ,並列処理,システムLSIアーキテクチャ及び一般)
- 温度を考慮するアーキテクチャの検討のための物理レジスタアクセス頻度の特徴調査(集積回路技術とアーキテクチャ技術の協調・融合へ向けた,プロセッサ,並列処理,システムLSIアーキテクチャ及び一般)
- データの重要度を利用したキャッシュメモリの省電力化(プロセッサアーキテクチャ)
- 省エネルギー指向マルチコアプロセッサにおける値予測機構の影響(低消費電力)
- 省エネルギー指向マルチコアプロセッサにおける値予測機構の影響(低消費電力)
- 省エネルギー指向マルチコアプロセッサにおける値予測機構の影響
- キャッシュ非共有型マルチコアプロセッサにおけるキャッシュの性能改善に関する研究(プロセッサ高性能化・並列処理技術,わくわくする先端的コンピュータシステム技術と一般)
- 省電力に配慮したスケーラブルな命令ウインドウの提案と評価(省電力アーキテクチャ)
- 省電力に配慮したスケーラブルな命令ウインドウの提案と評価
- キャッシュミス情報を利用する省電力命令スケジューリング(VLSIシステム)
- 低消費電力プロセッサアーキテクチャ向けクリティカルパス予測器の評価(システムLSIのための先進アーキテクチャ論文)
- 低消費電力プロセッサアーキテクチャ向けクリティカルパス予測器の提案
- タイミング違反を利用するマイクロアーキテクチャの演算器における遅延を考慮した評価(集積回路技術とアーキテクチャ技術の協調・融合へ向けた,プロセッサ,並列処理,システムLSIアーキテクチャ及び一般)
- クリティカルパス情報を利用するキャッシュメモリにおけるデータの重要度に関する調査(プロセッサアーキテクチャ及び関連技術, デザインガイア2005-VLSI設計の新しい大地を考える研究会--コンピュータシステムの設計・検証技術及び一般-)
- 命令の振る舞いを利用した消費電力削減に関する検討(ARC-10 : 低電力化)(2004年並列/分散/協調処理に関する『青森』サマー・ワークショップ(SWoPP青森2004) : 研究会・連続同時開催)
- プログラムの実行時における命令の重要度決定に関する検討(ARC-1:プロセッサ)(2003年並列/分散/協調処理に関する『松江』サマー・ワークショップ(SWoPP松江2003))
- タイミング違反を許容する省電力加算器における違反検出回路の高速化(省電力方式)
- タイミング違反を利用した省電力プロセッサにおける履歴を用いた性能低下抑制手法(省電力,「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2006))
- タイミング違反を利用した省電力プロセッサにおける履歴を用いた性能低下抑制手法(省電力, 「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2006))
- 新しいクリティカルパス判定基準を用いたクリティカルパス予測器の評価(ARC-4:スケジューリング,2006年並列/分散/強調処理に関する『高知』サマー・ワークショップ(SWoPP 高知2006))
- 命令カスケーディングにおける典型的パス遅延の効用(自律・並列分散システムにおける動的最適化, 自律協調システム及び一般)
- SACSIS2003(会議レポート)