Rambusインターフェイス回路技術
スポンサーリンク
概要
- 論文の詳細を見る
500MByte/sec のデータ転送レートを、9bitデータ幅、5本の高速制御信号線で達成したRambusインターフェイス回路技術の報告をする。
- 社団法人電子情報通信学会の論文
- 1994-09-26
著者
-
古山 透
東芝半導体デバイス技術研究所
-
高瀬 覚
(株)東芝セミコンダクター社 マイクロエレクトロニクス技術研究所
-
和田 幸夫
(株)東芝マイクロエレクトロニクス
-
高瀬 覚
(株) 東芝 半導体デバイス技術研究所
-
和田 幸夫
(株) 東芝 半導体デバイス技術研究所
-
古山 透
(株) 東芝 半導体デバイス技術研究所
関連論文
- 大容量DRAMのウェハーバーンイン技術
- 同期型高速DRAMの新しい書き込み方式
- 1.6Gバイト/秒8MビットEmbedded DRAM
- 高生産性、高性能マルチバンクRDRAMのための新規アーキテクチャ
- フレキシブルマッピングリダンダンシ技術とアディショナルリフレッシュ方式を採用した1.6GByte/s 72Mb DRAM
- Rambusインターフェイス回路技術
- Rambusインターフェイス回路技術
- 500Mバイト/秒Rambus仕様4.5MビットDRAM