クロックジッタや電源ノイズの発生原因を解明できるオンチップジッタスペクトラムアナライザ(VLSI一般 : ISSCC2004特集)
スポンサーリンク
概要
- 論文の詳細を見る
マイクロプロセッサやシリアル通信用マクロのような高速デジタルLSIにおいて多発している電源ノイズによるジッタ増加に起因する動作不良に対処するためには、LSI上の電源ノイズやジッタをオンチップ測定回路により実測して設計に反映させるフィードバック型の設計スタイルが必要である。この設計スタイルにより、動作不良を設計段階で未然に防止することができる。この設計スタイルを実現するために、オンチップのジッタスペクトラムアナライザを開発した。これにより、LSIが実装され実際に動作している状況下においてジッタ測定を行い、得られたジッタスペクトラムから電源分配網とクロック分配網の中で問題のある箇所を周波数領域で発見することができる。0.18μm CMOS プロセスでLSIを試作し、1 GHz クロックのジッタスペクトラムの測定を行った。
- 社団法人電子情報通信学会の論文
- 2004-05-13
著者
-
水野 正之
Necシステムデバイス研究所
-
高宮 真
NECシステムデバイス研究所
-
猪原 宏樹
NECコンピュータ事業部
-
猪原 宏樹
Necコンピュータ事業部:(現)necエレクトロニクス
-
水野 正之
ルネサスエレクトロニクス株式会社技術開発本部
関連論文
- 電力回生機能を有する0.2mm^2,27Mbps,3mW ADC/FFT-less周波数多重Body-Area-Network受信器の開発(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- LSIにおけるシグナルインテグリティ問題と対策 : LSI性能の継続的な進化のために
- クロックジッタや電源ノイズの発生原因を解明できるオンチップジッタスペクトラムアナライザ(VLSI一般 : ISSCC2004特集)
- 第17回VLSI回路シンポジウム報告
- C-12-41 容量値のバイアス依存がないゲート容量素子 (BIGCAP) の提案と差動構成 PLL のループフィルタへの応用
- 容量値のバイアス依存がないゲート容量素子の提案と差動構成PLLのループフィルタへの適用
- C-12-12 シグナルインテグリティ評価用100-GSa/sサンプリングオシロスコープマクロ(II)
- シグナルインテグリティ評価用100-Gsa/sサンプリングオシロスコープマクロの設計と評価
- C-12-6 シグナルインテグリティ評価用100-GSa/sサンプリングオシロスコープマクロの設計と評価
- 次世代システムLSIを支えるスーパーコネクト伝送線路技術
- 次世代システムLSIを支えるスーパーコネクト伝送線路技術(パネルディスカッション)
- サブ100nm時代を担う高速・低電力SoC回路技術 : デザイントレードオフとの戦い
- シンボル内適応間欠動作を有する2.4GHz ISM帯ディジタルCMOS無線トランシーバの開発(ディジタル・情報家電,放送用,ゲーム機用システムLSI,回路技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ))
- 3端子固体電解質ナノスイッチ(新型不揮発性メモリ)
- 固体電解質を用いたナノスイッチ(新メモリ技術,メモリ応用技術,一般)
- 次世代システムLSIを支えるスーパーコネクト伝送線路技術(パネルディスカッション)
- 次世代システムLSIを支えるスーパーコネクト伝送線路技術
- 次世代システムLSIを支えるスーパーコネクト伝送線路技術
- 次世代システムLSIを支えるスーパーコネクト伝送線路技術
- LSIにおけるシグナルインテグリティ問題と対策 : LSI性能の継続的な進化のために
- シンボル内適応間欠動作を有する2.4GHz ISM帯ディジタルCMOS無線トランシーバの開発 (コンシューマエレクトロニクス)
- サブ100nm時代を担う高速・低電力SoC回路技術 : デザイントレードオフとの戦い
- ACS-1-9 cmオーだの伝送距離と位置ズレ耐性を有する1mm径小型オンチップアンテナを搭載した非接触コネクタIC(ACS-1.最新アナデジ混載LSI技術,シンポジウムセッション)
- ACS-1-9 cmオーダの伝送距離と位置ズレ耐性を有する1mm径小型オンチップアンテナを搭載した非接触コネクタIC(ACS-1.最新アナデジ混載LSI技術,シンポジウムセッション)