CPSY2000-43 実時間処理RISCコアCasablancaの評価
スポンサーリンク
概要
- 論文の詳細を見る
我々は汎用RISCプロセッサアーキテクチャを拡張し、実時間制御用途に適したRISCコア : Casablancaを新規開発してきた。従来のRISCアーキテクチャに割込み専用レジスタセットを複数用意し、割込み発生時にレジスタセットを切替えて実行することにより、レジスタの内容を退避/復帰するオーバヘッドを削除し、割込み処理の高速化を実現する。また、レジスタセット間の命令、キャッシュラインの強制的なfill/update命令、キャッシュプリフェッチ命令、データのendian変換命令などの各種拡張命令によりプログラミングおよび高速な実行を支援する。本稿では、シミュレーションの結果から、レジスタセット切替えおよび拡張命令の使用による実行速度向上の詳細を示す。また、 FPGA上に実装して実際に実行させた結果を報告する。
- 社団法人電子情報通信学会の論文
- 2000-07-26
著者
関連論文
- ソフトウェアDSMにおいてfetch-on-writeによる通信トラフィックを削減する手法
- 2000-ARC-139-14 NICを活用したネットワークRAID方式の提案
- CPSY2000-42 高性能組み込み用プロセッサアーキテクチャの検討
- 中粒度メモリベース通信を支援するMemory-Based Processor II
- 実行時再構成方式におけるバイナリトランスレーション支援
- 分散共有メモリ型超並列計算機JUMP-1におけるスケーラブルI/Oサブシステムの構成
- CPSY2000-51 ソフトウェア高レベルデータ値予測方式の予備評価
- 汎用細粒度並列計算機:お茶の水1号 : 構成と性能評価
- ソフトウェアDSM機構を支援する最適化コンパイラ
- 2000-OS-85-5 汎用クラスタ上の資源情報を用いたHTTPサーバにおける負荷分散性能の評価
- 2000-ARC-139-2 ハードウェア分散共有メモリにおけるスケーラブルなディレクトリ方式の定量的評価
- 表紙 : 表紙の説明
- 高速シリアルリンク結合に基づくアーキテクチャのボードレベルシミュレーション
- Casablanca:実時間処理RISCコアの設計と実装
- 自由市場原理に基づくスケジューリング方式
- コンパイラが支援するソフトウェアDSM機構 : ADSMとUDSMの性能評価
- ソフトウェアシミュレータ上でのSPLASH-2ベンチマークの挙動に関する研究
- メモリべース通信を用いた高速MPIの実装と評価 (並列処理)
- 軽いハードウェアによる分散共有メモリ機構 (並列処理)
- リアルタイムラウンドロビン
- 分散共有メモリに基づく計算機クラスタ(計算機クラスタ)
- 汎用スケーラブルOS SSS-COREのカーネル構成について
- 並列アプリケーションによるMPI/MBCFの評価
- ループ並列投機実行のJava仮想マシンの適用
- 非対称分散共有メモリ上における最適化コンパイル技法の評価(並列処理)
- 非対称分散共有メモリ上における最適化コンパイル技法の評価
- 低コストハードウェア分散共有メモリ
- 非対称分散共有メモリ上におけるコンパイル技法
- 動的に生成されたオブジェクトを扱うループの並列化手法
- エラスティックメモリコンシステンシモデルのシミュレーション評価
- 実行時再構成方式テストベットOcha-Proの性能評価
- オンチップハードウエアによるループ並列化機構
- On Chip MIMDにおける大規模投機実行機構
- バイナリコンパチビリティを保ちながらloopを投機実行するアーキテクチャ
- Loopを並列実行するアーキテクチャ
- 汎用超並列オペレーティングシステムSSS-CORE : 高速MPIの実装と評価
- 汎用超並列オペレーティングシステムSSS-CORE : コンパイラによる通信最適化技法
- 汎用超並列分散オペレーティングシステム SSS-CORE : システム概要
- お茶の水5号のハードウェア分散共有メモリ機構
- 一般化されたコンバイニング機構の評価
- 軽いハードウェアによる分散共有メモリ : お茶の水5号の分散共有メモリ機構
- 汎用並列計算機プロトタイプお茶の水5号の予備評価
- 一般化されたコンバイニング機構
- スケーラブル並列計算機プロトタイプ : お茶の水5号
- 汎用並列計算機プロトタイプお茶の水5号の再構成可能高機能結合網
- メモリベース通信ファシリティの評価
- CPSY2000-43 実時間処理RISCコアCasablancaの評価
- アドレス変換ハードウェアで支援されたメモリベース通信の性能評価
- 並列計算機プロトタイプお茶の水5号の性能評価
- 汎用超並列OS SSS-COREにおけるスケジューリング方式(並列処理)
- アドレス変換機能を持つネットワークインターフェイス : メモリベース通信の性能測定
- Memory String Architectureに基づく並列計算機 : お茶の水7号
- 100BaseTXによるメモリベース通信の性能評価
- 資源情報流通サーバSSS-Serverを用いた負荷分散
- 高機能ネットワークを構築するギガビットチャネルの性能評価
- 汎用並列オペレーティングシステムにおける資源保護と仮想化
- 動いているお茶の水1号 : メモリシステムの評価
- 細粒度並列計算機お茶の水1号 : 基本構想
- 汎用超並列OS SSS-COREにおけるスケジューリング方式の評価
- 汎用並列 OS SSS-CORE におけるカーネルスケジューリング方式 : 詳細確率モデルによる性能評価
- 汎用並列OSのための資源情報を利用したスケジューリング方式の検討
- 汎用超並列オペレーティングシステム: SSS-CORE : ワークステーションクラスタにおける実現
- 分散メモリ型並列計算機における共有オブジェクト空間の実現
- 同期ビットを利用する細粒度並列コードの生成
- 汎用超並列オペレーティングシステムと協調動作するギガビットネットワーク
- 汎用超並列オペレーティングシステムSSS-COREのユーザレベル通信同期機構
- 汎用超並列オペレーティングシステムSSS-CORE上の非対称分散共有メモリにおけるコンパイル技法
- 汎用プロセッサのためのベクトルロード支援機構
- 並列OSの性能予測を可能にするシミュレーションモデル
- 汎用並列オペレーティングシステムにおける資源保護と仮想化
- 高機能分散共有メモリの実現に適した高速スヌーププロトコル : 東大プロトコル
- Elastic Memory Consistency Models
- JUMP-1 MBPコアの命令設計
- 汎用超並列オペレーティングシステムカーネルSSS-COREの基本構想
- 拡張されたSnoopy Spin Waitと階層化されたElastic Barrier
- オンチップMIMDプロセッサにおける実行時並列化機構の性能評価
- 共有メモリvs.メッセージパッシング