ループ展開・ソフトウエアパイプライニングの新手法
スポンサーリンク
概要
- 論文の詳細を見る
VLIW計算機のコンパイラは、命令の並列性を抽出し、スケジューリングする、という並列最適化を行う。このときより並列度の高いコードであるほど、プログラムの実行速度が速くなる。本稿では、最適化の最も効果の大きい、ループの最適化として、ループアンロールとソフトウェアパイプライニングのそれぞれの利点を生かした方法を提案する。
- 一般社団法人情報処理学会の論文
- 1992-02-24
著者
-
竹内 陽一郎
(株) 東芝 情報・通信システム技術研究所
-
竹内 陽一郎
(株)東芝情報・通信システム技術研究所
-
境 隆二
(株)東芝ディジタルメディアネットワーク社コアテクノロジーセンター
-
境 隆二
東芝
-
境 隆二
(株)東芝情報通信システム技術研究所
-
竹内 陽一郎
(株)東芝府中工場
-
境 隆二
(株)東芝 デジタルプロダクツ&サービス社
関連論文
- マルチコアおよびGPGPU環境における画像処理最適化
- 最先端LSI技術をキラーアプリ創出にいかにつなげるか?(システムLSIアーキテクチャと組込みシステム-プロセッサ,メモリ,システムLSI,画像処理及び関連するソフトウェア)
- CELL REGZA^におけるマルチコアソフト開発の実際(システムLSIアーキテクチャと組込みシステム-プロセッサ,メモリ,システムLSI,画像処理及び関連するソフトウェア)
- 2E-6 Implementation and Optimization of software MPEG-2 decoder for CELL REGZA
- 条件実行制御を用いたVLIWにおける大域命令スケジュール
- VLIW計算機での手続き呼出最適化
- 高速シミュレーション・ツール : リバース・コンパイラの開発
- 線形モデルによるアプリケーション性能予測の一手法
- VLIW計算機における条件実行制御と最適化コンパイラの実アプリケーションによる評価
- A-029 SPEサーバを用いたプログラミング環境の構築(モデル・アルゴリズム・プログラミング,一般論文)
- 1A-1 Cellプロセッサにおけるソフトウェアトランザクショナルメモリの実装と評価(並列処理と動的再構成技術,一般セッション,アーキテクチャ)
- VLIWコンパイラにおけるスピルコード最適化
- VLIWアーキテクチャにおける浮動小数点演算の性能評価
- VLIW計算機における条件実行アーキテクチャの評価とコンパイラの役割
- 並列性向上を意識した大域最適化の方法と実装
- 命令スケジューリングアルゴリズム
- 式評価順序の最適化による微視的並列度向上
- ループ展開・ソフトウエアパイプライニングの新手法
- 2.Xウィンドウシステムのベンチマークテスト (計算機ベンチマークの最新動向)
- Superscalar と Very Long Instruction World : どこが super, なぜ very long? ( 素朴な疑問)
- OS性能チューニングエキスパートシステムの実用化
- VLIWアーキテクチャの実現
- CISC型からRISC型へのオブジェクトプログラムトランスレーション