VLIWアーキテクチャにおける浮動小数点演算の性能評価
スポンサーリンク
概要
- 論文の詳細を見る
高度産業用コンピュータVL2000シリーズでは新たにVLIWアーキテクチャを採用している。フィールドとよばれる1命令を指定する領域を1ワード(=4バイト)の固定長とし、4つのフィールドからなる4ワードの領域単位でパイプラインに投入し4命令を同時に実行するものである。浮動小数点演算命令についても、ほかの命令と同様に4命令同時実行を可能とする構成をとっている。すべての浮動小数点演算命令をすべてのフィールドで実行可能とすることはハードウェアの論理量から不可能なため、各命令について実行可能なフィールドを限定することによってハードウェアの削減をおこなっている。4並列に実装した浮動小数点演算器は演算パイプラインを用いており、実行に複数サイクルかかる浮動小数点演算の実行サイクルを見かけ上1サイクルにすることによって演算の高速化を図っている。演算の制御方式については第47回全国大会にて報告した。本稿では、性能測定結果をもとにVLIWアーキテクチャでの浮動小数点演算性能の評価結果について報告する。
- 一般社団法人情報処理学会の論文
- 1994-09-20
著者
-
山下 亮
(株)東芝
-
境 隆二
(株)東芝ディジタルメディアネットワーク社コアテクノロジーセンター
-
境 隆二
東芝
-
遠藤 浩太郎
(株)東芝 情報・通信システム技術研究所
-
遠藤 浩太郎
(株)東芝情報通信システム技術研究所
-
境 隆二
(株)東芝情報通信システム技術研究所
-
鳥島 剛
(株)東芝情報・通信システム技術研究所
-
境 隆二
(株)東芝 デジタルプロダクツ&サービス社
関連論文
- マルチコアおよびGPGPU環境における画像処理最適化
- 最先端LSI技術をキラーアプリ創出にいかにつなげるか?(システムLSIアーキテクチャと組込みシステム-プロセッサ,メモリ,システムLSI,画像処理及び関連するソフトウェア)
- CELL REGZA^におけるマルチコアソフト開発の実際(システムLSIアーキテクチャと組込みシステム-プロセッサ,メモリ,システムLSI,画像処理及び関連するソフトウェア)
- 2E-6 Implementation and Optimization of software MPEG-2 decoder for CELL REGZA
- HAシステムにおける耐障害処理方式
- 条件実行制御を用いたVLIWにおける大域命令スケジュール
- VLIW計算機での手続き呼出最適化
- 線形モデルによるアプリケーション性能予測の一手法
- VLIW計算機における条件実行制御と最適化コンパイラの実アプリケーションによる評価
- A-029 SPEサーバを用いたプログラミング環境の構築(モデル・アルゴリズム・プログラミング,一般論文)
- 1A-1 Cellプロセッサにおけるソフトウェアトランザクショナルメモリの実装と評価(並列処理と動的再構成技術,一般セッション,アーキテクチャ)
- VLIWコンパイラにおけるスピルコード最適化
- VLIWアーキテクチャにおける浮動小数点演算の性能評価
- VLIW計算機における条件実行アーキテクチャの評価とコンパイラの役割
- 並列性向上を意識した大域最適化の方法と実装
- 命令スケジューリングアルゴリズム
- 式評価順序の最適化による微視的並列度向上
- ループ展開・ソフトウエアパイプライニングの新手法
- マルチメディアサーバ スマートストリーマ (4) : ネットワークインタフェース制御
- クラスタ型高可用性(HA)システムのサ-バ間同期制御とプログラム型制御方式 (特集:オ-プンサ-バの高可用性システム技術と高信頼性技術)
- VLIWアーキテクチャにおける4並列浮動小数点演算の実現
- 複合材料の非破壊検査