VLIWアーキテクチャの実現
スポンサーリンク
概要
- 論文の詳細を見る
次世代の産業システム制御用計算機のために、従来機種との互換性と高性能化をともに実現する新しいアーキテクチャを開発した。1命令を1ワード(=4バイト)固定長とし、これを同時に4つずつ実行する。その概要について報告する。
- 一般社団法人情報処理学会の論文
- 1993-03-01
著者
関連論文
- 条件実行制御を用いたVLIWにおける大域命令スケジュール
- 高速シミュレーション・ツール : リバース・コンパイラの開発
- VLIW計算機における条件実行アーキテクチャの評価とコンパイラの役割
- 並列性向上を意識した大域最適化の方法と実装
- 命令スケジューリングアルゴリズム
- 式評価順序の最適化による微視的並列度向上
- ループ展開・ソフトウエアパイプライニングの新手法
- 2.Xウィンドウシステムのベンチマークテスト (計算機ベンチマークの最新動向)
- Superscalar と Very Long Instruction World : どこが super, なぜ very long? ( 素朴な疑問)
- バス結合型マルチプロセッサにおけるバス制御方式
- OS性能チューニングエキスパートシステムの実用化
- VLIWアーキテクチャの実現
- CISC型からRISC型へのオブジェクトプログラムトランスレーション
- VLIW処理のための効率的なパイプライン構造の実現
- 高度産業用コンピュータG8090の開発 : 自動論理合成の全面的適用
- VLIWアーキテクチャにおける4並列浮動小数点演算の実現