回路分割を利用した自動配置
スポンサーリンク
概要
- 論文の詳細を見る
P板設計者は部品の配置設計を行う際に、回路特性を満足するように、部品間の接続情報だけでなく、回路全体を機能ごとにいくつかに分けたブロックといった回路情報を利用している。回路のなかでも、抵抗・コンデンサ・トランジスタ等の多くのディスクリート部品から構成されるアナログ回路部を設計する場合には、アナログ回路部をさらに適切ないくつかのグループに分割した後、順次配置していくといった処理が必要となる。我々はアナログ回路部を自動分割し、これを利用した質の高い自動配置を実現したのでここに報告する。
- 一般社団法人情報処理学会の論文
- 1993-03-01
著者
-
齊藤 義行
松下電器産業株式会社システムエンジニアリングセンター
-
齊藤 義行
松下電器産業(株)情報システム研究所
-
吉村 宏之
松下電器産業株式会社 情報システム研究所
-
植村 博一
松下電器産業株式会社 情報システム研究所
-
齊藤 義行
パナソニック(株)pe技術開発室
-
吉村 宏之
松下電器産業(株)情報システム研究所
-
植村 博一
松下電器産業(株)情報システム研究所
-
吉村 宏之
松下電器産業
-
齊藤 義行
松下電器産業(株)
関連論文
- 多電源ピンLSIのブロック間結合を考慮した3ポートLECCS-coreモデル(電磁環境・EMC,通信の未来を担う学生論文)
- EMIフィルタ設計への適用を目的とした電子レンジ内蔵インバータの線形等価回路モデル構築
- プログラム依存性を考慮した8ビットマイクロコントローラの電源電流解析(先端電子デバイスパッケージと高密度実装における評価・解析技術論文)
- EMIフィルタ設計への適用を目的とした電子レンジ内蔵インバータの線形等価回路モデル構築(電力,EMC,一般)
- 多電源ピンLSIのブロック間結合を考慮した LECCS-core モデルに関する検討
- 多電源ピンLSIのブロック間結合を考慮したLECCS-coreモデルに関する検討(放電/電力/一般)
- マイクロコントローラの多電源ピンLECCS-coreモデルの構築(電源ノイズとモデル化技術,次世代電子機器における先端実装技術と電磁波ノイズ低減技術論文)
- New & Now規格・規制情報 概要解説シリーズ 半導体デバイスの電磁イミュニティ測定方法 IEC 62132-4 集積回路--150kHz〜1GHzの電磁イミュニティの計測(Part4)ダイレクトRFパワーインジェクション法
- Sパラメータ測定による多電源ピンLSIの LECCS-core モデルの構築
- Sパラメータ測定による多電源ピンLSIのLECCS-coreモデルの構築(放送EMC/一般)
- Sパラメータ測定による多電源ピンLSIの LECCS-core モデルの構築
- C言語埋め込み型エキスパートシェル : CeiShell
- プリント基板自動配置エキスパートシステム : ESPAR
- 容量内蔵インタポーザによるLSIのノイズ特性向上技術(EMC回路設計とシステムLSIの実装設計)
- 容量内蔵インタポーザによるLSIのノイズ特性向上技術(EMC回路設計とシステムLSIの実装設計)
- 信号線からの EMI を考慮したプリント回路板の自動部品配置アルゴリズム
- クリティカルネットの長さを制限した部品自動配置によるプリント回路基板からのEMI低減方法
- 実世界における多戦略学習・創発計算プロジェクト(総合報告)
- 強化学習とGAによる高密度プリント基板上の部品配置
- 配置設計事例からの配置制約の学習
- 6面電波暗室におけるEMI測定方法の検討(線路/一般)
- 高速デジタルインターフェース用CSP
- 高速デジタルインターフェース用CSP
- 高速デジタルインターフェース用CSP
- 回路分割を利用した自動配置
- BI-2-2 LECCSモデル : 線形等価回路の同定と機能ブロック毎の要素電流抽出(BI-2.EMC設計のためのLSIマクロモデリング,依頼シンポジウム,ソサイエティ企画)
- 容量内蔵インタポーザのシステムLSIへの適用評価(部品内蔵回路基板技術,先端電子デバイスパッケージと高密度実装プロセス技術の最新動向論文)
- ESPARにおける自動配線への知識利用
- リップアップ再配置手法
- ESPARにおける自動配線
- 多電源LSIの LECCS-core モデルにおけるグラウンド接続モデルに関する検討
- コンデンサ内蔵インタポーザを適用したシステムLSIのイミュニティ評価 (特集 電子機器の最新EMC技術)
- コンデンサ内蔵インタポーザを適用したシステムLSIのイミュニティ評価
- プログラム及びデータにより異なる機能ブロック動作に依存するLSI電源系高周波電流の解析(若手研究者発表会)
- デジタルLSIにおけるオンチップ・オンボード電源雑音の評価・協調解析手法(高速デジタルLSI回路技術,デザインガイア2011-VLSI設計の新しい大地-)