システムLSIにおけるプロセッサ技術
スポンサーリンク
概要
著者
関連論文
-
54倍速AACエンコードを実現するヘテロジニアスマルチコアアーキテクチャの検討(マルチコア,プロセッサ,VLSI回路,デバイス技術(高速,低電圧,低消費電力))
-
54倍速AACエンコードを実現するヘテロジニアスマルチコアアーキテクチャの検討(マルチコア,プロセッサ, VLSI回路,デバイス技術(高速,低電圧,低消費電力))
-
階層グルーピング対応バリア同期機構の評価(マイクロアーキテクチャ,集積回路とアーキテクチャの協創〜どう繋ぐ?どう使う?マルチコア〜)
-
AT-2-2 動的再構成プロセッサFE-GAとその開発環境(AT-2.リコンフィギュラブルデバイスとCAD技術,パネルセッションチュートリアルセッション,ソサイエティ企画)
-
グラフィック浮動小数点演算を強化した200MHz1.2W1.4GFLOPSプロセッサ
-
グラフィック浮動小数点演算を強化した200MHz 1.2W 1.4GFLOPSプロセッサ
-
グラフィック浮動小数点演算を強化した200MHz1.2W1.4GFLOPSプロセッサ
-
電力性能比向上を追求する先端プロセッサの技術動向(VLSI一般(ISSCC2006特集))
-
電力性能比向上を追求する先端プロセッサの技術動向
-
組込みプロセッサの現状と課題 : 高性能と低電力の両立に向けて(プロセッサ, DSP, 画像処理技術及び一般)
-
組込みプロセッサの現状と課題 : 高性能と低電力の両立に向けて(プロセッサ, DSP, 画像処理技術及び一般)
-
組込みプロセッサの現状と課題 : 高性能と低電力の両立に向けて(プロセッサ, DSP, 画像処理技術及び一般)
-
組込みプロセッサの現状と課題 : 高性能と低電力の両立に向けて(プロセッサ, DSP, 画像処理技術及び一般)
-
CPU消費電力削減のための周波数-電圧協調型電力制御方式の設計ルールとフィードバック予測方式による適用(VLSIシステム)
-
周波数-電圧協調型省電力制御におけるアルゴリズムとデザインルール
-
周波数-電圧協調型省電力制御におけるアルゴリズムとデザインルール
-
周波数-電圧協調型電力制御における使用周波数群決定方法の提案とMPEG-4デコーダによる検証
-
次世代携帯電話向けアプリケーションプロセッサ技術
-
マルチメディアプロセッサSH4-CPUにおける命令発行制御およびその高速化
-
マルチメディアプロセッサSH4-CPUにおける命令発行制御およびその高速化
-
マルチメディアプロセッサSH4-CPUにおける命令発行制御およびその高速化
-
共有バス方式マルチプロセッサシステムにおけるキャッシュデータ一致プロトコルの方式評価
-
共有バス方式マルチプロセッサシステムにおけるキャッシュデータ一致プロトコルの提案
-
組込み型RISCプロセッサの技術動向
-
ディジタル民生用マイクロコンピュータにおける低電力設計(低電力LSI論文小特集)
-
組込み型プロセッサの現状と将来
-
組込み型プロセッサの現状と将来
-
階層グルーピング対応バリア同期機構の評価(集積回路とアーキテクチャの協創 : どう繋ぐ?どう使う?マルチコア)
-
組込み型プロセッサの現状と将来
-
高集積化動向 ( マイクロプロセッサ 3.)
-
システムLSIにおけるプロセッサ技術
-
システムLSIにおけるプロセッサ技術
もっと見る
閉じる
スポンサーリンク