CPUと密に結合したコプロセッサによるハードウェア/ソフトェア協調設計
スポンサーリンク
概要
著者
関連論文
-
組込みシステムシンポジウム2006実施報告(シンポジウム/ワークショップ実施報告)
-
組込みシステムシンポジウム2006実施報告(シンポジウム/ワークショップ実施報告)
-
動作合成のプロセッサ設計への適用(高位設計-2, システムオンシリコン設計技術並びにこれを活用した VLSI)
-
動作合成のプロセッサ設計への適用(高位設計-2, システムオンシリコン設計技術並びにこれを活用した VLSI)
-
マルチプロセッサRTOS対応シミュレーション環境の機能拡張と効率化(マルチコア・マルチプロセッサ,組込技術とネットワークに関するワークショップETNET2008)
-
マルチプロセッサRTOS対応シミュレーション環境の機能拡張と効率化(マルチコア・マルチプロセッサ,組込技術とネットワークに関するワークショップETNET2008)
-
組込みシステムのタスク内DVFSのための実行トレースマイニング(コンパイラ,システムオンシリコンを支える設計技術)
-
タスク優先度を考慮した時間保護スケジューリングアルゴリズム(タスクスケジューリング,組込技術とネットワークに関するワークショップETNET2008)
-
A scratch-pad memory management framework for embedded real-time systems (VLSI設計技術)
-
AS-1-3 システムレベル設計環境System Builderを用いたAES暗号化システムの設計事例(AS-1.高位設計・検証,シンポジウムセッション)
-
プリエンプティブなマルチタスク環境におけるスクラッチパッドメモリ領域分割法(組込みシステム技術)
-
マルチタスク環境におけるスクラッチパッドメモリ領域活用法(組込システム,組込技術とネットワークに関するワークショップETNET2008)
-
時間保護のためのリアルタイムスケジューリングアルゴリズム(実時間処理)
-
マルチプロセッサRTOS対応コシミュレータ(システム設計/評価技術)
-
高位合成システムCCAPのAMPマルチコアシステム設計のための拡張(高位合成,FPGA応用及び一般)
-
関数レベル並列性を活用した動作記述分割手法(セキュリティ・その他,組込技術とネットワークに関するワークショップETNET2008)
-
AS-1-2 入力プログラムと中間表現の実行に基づく高位合成システムのテスト(AS-1.高位設計・検証,シンポジウムセッション)
-
AT-1-2 動作合成の動向 : 基礎研究から実用へ(AT-1.高位設計の最近の動向,チュートリアルセッション,ソサイエティ企画)
-
車載センサのネットワーク化を実現するハードウェアの提案と評価(通信,組込技術とネットワークに関するワークショップETNET2008)
-
機能分散マルチプロセッサ向けRTOSへのマイグレーション可能タスクの導入(実時間OS,並列アルゴリズム)
-
マルチプロセッサRTOS対応シミュレーション環境の機能拡張と効率化(マルチコア・マルチプロセッサ,組込技術とネットワークに関するワークショップETNET2008)
-
マルチプロセッサRTOS対応シミュレーション環境の機能拡張と効率化(マルチコア・マルチプロセッサ,組込技術とネットワークに関するワークショップETNET2008)
-
動的電圧制御システムにおける評価戦略選択に基づく高効率消費エネルギー関数型プログラミング
-
プリエンプティブなマルチタスク環境におけるスクラッチパッドメモリ領域分割法(組込みシステム技術)
-
リアルタイムアプリケーション統合のための柔軟なスケジューリングフレームワーク
-
タスク優先度を考慮した時間保護スケジューリングアルゴリズム(タスクスケジューリング,組込技術とネットワークに関するワークショップETNET2008)
-
タスク優先度を考慮した時間保護スケジューリングアルゴリズム(タスクスケジューリング,組込技術とネットワークに関するワークショップETNET2008)
-
タスク優先度を考慮した時間保護スケジューリングアルゴリズム(タスクスケジューリング,組込技術とネットワークに関するワークショップETNET2008)
-
AndroidプラットフォームにおけるDalvikバイトコードのCPU負荷量の解析
-
AndroidプラットフォームにおけるDalvikバイトコードのCPU負荷量の解析
-
AndroidプラットフォームにおけるDalvikバイトコードのCPU負荷量の解析
-
AndroidプラットフォームにおけるDalvikバイトコードのCPU負荷量の解析
-
ハードリアルタイムシステムに適したメモリ保護機構の提案と評価(リアルタイムアーキテクチャ, 組込技術とネットワークに関するワークショップ)
-
ハードリアルタイムシステムに適したメモリ保護機構の提案と評価(リアルタイムアーキテクチャ, 組込技術とネットワークに関するワークショップ)
-
MIPSアセンブリを中間表現とする高位合成システムの実装
-
MIPSアセンブリを中間表現とする高位合成システムの実装
-
MIPSアセンブリを中間表現とする高位合成システムの実装
-
MIPSアセンブリを中間表現とする高位合成システムの実装
-
CPUと密に結合したコプロセッサによるハードウェア/ソフトェア協調設計
-
CPUと密に結合したコプロセッサによるハードウェア/ソフトェア協調設計
-
実行トレースマイニングを用いたタスク内DVFSに有効なチェックポイント抽出手法
-
高位合成システムCCAPのAMPマルチコアシステム設計のための拡張(高位合成,FPGA応用及び一般)
-
高位合成システムCCAPのAMPマルチコアシステム設計のための拡張(高位合成,FPGA応用及び一般)
-
高位合成システムCCAPのAMPマルチコアシステム設計のための拡張(高位合成,FPGA応用及び一般)
-
マルチタスク環境におけるスクラッチパッドメモリ領域活用法(組込システム,組込技術とネットワークに関するワークショップETNET2008)
-
マルチタスク環境におけるスクラッチパッドメモリ領域活用法(組込システム,組込技術とネットワークに関するワークショップETNET2008)
-
マルチタスク環境におけるスクラッチパッドメモリ領域活用法(組込システム,組込技術とネットワークに関するワークショップETNET2008)
-
NEXCESS : 社会人組込みソフトウェア技術者教育におけるスキル育成
-
社会人に対する組込みソフトウェア技術の再教育の取り組み
-
Android プラットフォームにおける Dalvik バイトコードのCPU負荷量の解析
-
Android プラットフォームにおける Dalvik バイトコードのCPU負荷量の解析
-
Android プラットフォームにおける Dalvik バイトコードのCPU負荷量の解析
-
Android プラットフォームにおける Dalvik バイトコードのCPU負荷量の解析
-
CPUと密に結合したコプロセッサによるハードウェア/ソフトェア協調設計
-
CPUと密に結合したコプロセッサによるハードウェア/ソフトェア協調設計
-
高位合成システムCCAPにおけるハードウェア関数からのソフトウェア関数の呼び出し(高位合成)
-
高位合成処理システムCCAPを用いたAES暗号処理の高速化(高位合成)
-
高位合成システムCCAPにおけるハードウェア関数からのソフトウェア関数の呼び出し(高位合成)
-
高位合成処理システムCCAPを用いたAES暗号処理の高速化(高位合成)
-
高位合成システムCCAPにおけるハードウェア関数からのソフトウェア関数の呼び出し
-
高位合成処理システムCCAPを用いたAES暗号処理の高速化
-
ソフトウェア互換ハードウェアを合成する高位合成システムCCAPにおける変数と関数の扱い(VLSIの設計/検証/テスト及び一般(デザインガイア))
-
ソフトウェア互換ハードウェアを合成する高位合成システムCCAPにおける変数と関数の扱い(VLSIの設計/検証/テスト及び一般(デザインガイア))
-
自動車制御分散システムの静的スケジューリング手法(実時間処理)
-
MIPSアセンブリを中間表現とする高位合成システムの実装
-
MIPSアセンブリを中間表現とする高位合成システムの実装
-
MIPSアセンブリを中間表現とする高位合成システムの実装
-
車載センサのネットワーク化を実現するハードウェアの提案と評価(通信,組込技術とネットワークに関するワークショップETNET2008)
-
車載センサのネットワーク化を実現するハードウェアの提案と評価(通信,組込技術とネットワークに関するワークショップETNET2008)
-
車載センサのネットワーク化を実現するハードウェアの提案と評価(通信,組込技術とネットワークに関するワークショップETNET2008)
-
組込みシステムにおける低消費エネルギー志向の効率的なスラック時間の導出
-
設計空間探索におけるハードウェア共有用通信の自動合成
-
設計空間探索におけるハードウェア共有用通信の自動合成
-
OSレベルのプロファイリング情報を用いた携帯端末アプリケーションの消費電力モデリング
-
OS レベルのプロファイリング情報を用いた携帯端末アプリケーションの消費電力モデリング
-
組込みリアルタイムシステムにおけるスクラッチパッドメモリ管理技術
-
関数レベル並列性を活用した動作記述分割手法(セキュリティ・その他,組込技術とネットワークに関するワークショップETNET2008)
-
関数レベル並列性を活用した動作記述分割手法(セキュリティ・その他,組込技術とネットワークに関するワークショップETNET2008)
-
細粒度電源管理に対応したVLIW型プロセッサ向け消費電力最小命令スケジューリング手法(プロセッサ設計,デザインガイア2010-VLSI設計の新しい大地-)
-
細粒度電源管理に対応したVLIW型プロセッサ向け消費電力最小命令スケジューリング手法(プロセッサ設計,デザインガイア2010-VLSI設計の新しい大地-)
-
マルチプロセッサRTOS対応コシミュレータ(システム設計/評価技術)
-
オフセット付きCANメッセージの最大遅れ時間解析(リアルタイム)
-
CANにおけるメッセージスケジューリング手法(実時間処理,組込システム及び一般)
-
LinuxとITRONによるハイブリッドOSの設計と実装(実時間処理,組込システム及び一般)
-
機能分散マルチプロセッサ向けRTOSへのマイグレーション可能タスクの導入(実時間OS,並列アルゴリズム)
-
機能分散マルチプロセッサ向けRTOSへのマイグレーション可能タスクの導入(実時間OS,並列アルゴリズム)
-
機能分散マルチプロセッサ向けRTOSへのマイグレーション可能タスクの導入(実時間OS,並列アルゴリズム)
-
デュアルコアプロセッサにおける最悪性能の確率的予測手法の提案(マルチコア)
-
デュアルコアプロセッサにおける最悪性能の確率的予測手法の提案(マルチコア)
-
関数レベル並列性を活用した動作記述分割手法(セキュリティ・その他,組込技術とネットワークに関するワークショップETNET2008)
-
システムレベル設計環境SystemBuilderを用いたMPEG4デコーダの設計事例(システムオンシリコン設計技術並びにこれを活用したVLSI)
-
システムレベル設計環境SystemBuilderを用いたMPEG4デコーダの設計事例(システムオンシリコン設計技術並びにこれを活用したVLSI)
-
システムレベル設計向けプロファイラ(システム設計/評価技術)
-
システムレベル設計向けプロファイラ(システム設計/評価技術)
-
動作合成とFPGAを利用したCベース協調設計・検証手法(高位合成)
-
動作合成による倍精度浮動小数点型加算器の設計事例(高位合成)
-
動作合成による倍精度浮動小数点型加算器の設計事例(高位合成)
-
動作合成による倍精度浮動小数点型加算器の設計事例
-
Drowsyキャッシュにおけるモード切替アルゴリズムの評価(省電力アーキテクチャ)
-
FlexRayのダイナミックセグメントにおけるメッセージの最大遅れ時間解析(組込技術とネットワークに関するワークショップETNET2006)
もっと見る
閉じる
スポンサーリンク