スポンサーリンク
Necシステムipコア研究所 | 論文
- 適応デバイスRHWの概要とマッピング手法
- 適応デバイスRHWの概要とマッピング手法
- 適応デバイスRHWの概要とマッピング手法
- 適応デバイスの研究開発
- 実世界適応デバイス : 実時間適応を目指して
- 立ち上がり遅延補償回路を用いたゲート型8×8マトリクススイッチの10Gbs/ch光セルスイッチング
- 次世代システムアーキテクチャ "Generation Free Platform" の構成法
- リング状クロック線による低スキュークロック分配回路
- クロックスキュー耐性のあるパイプラインレジスタ
- リング状クロック線による低スキュークロック分配方式
- MPEG-2符号化LSIにおける履歴適応型動きベクトル探索とそのハードウェア実現
- MPEG-2符号化LSIにおける履歴適応型動きベクトル探索とそのハードウェア実現
- DC型ミラーを介してMZ型光変調器をギノリシック集積した小型波長可変光源の10Gb/s-80km伝送特性(光部品の実装・信頼性、一般)
- DC型ミラーを介してMZ型光変調器をモノリシック集積した小型波長可変光源の10Gb/s-80km伝送特性(光部品の実装・信頼性,一般)
- DC型ミラーを介してMZ型光変調器をモノリシック集積した小型波長可変光源の10Gb/s-80km伝送特性(光部品の実装・信頼性,一般)
- パスディレイテストを用いた部分パス遅延値推定手法(低電力設計と回路設計技術,システムオンシリコンを支える設計技術)
- LSIにおけるシグナルインテグリティ問題と対策 : LSI性能の継続的な進化のために
- 時間窓動作TDCを内蔵した2.1-2.8GHz低雑音デジタルPLL(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- 組込み向けマルチメディア処理プロセッサに適したスーパースカラ演算ユニットのアーキテクチャ
- オーバーサンプル・エッジイコライズ技術による12Gb/sデュオ・バイナリ伝送(VLSI一般(ISSCC2005特集))