堀 洋平 | 中央大 研究開発機構
スポンサーリンク
概要
関連著者
-
堀 洋平
独立行政法人産業技術総合研究所
-
堀 洋平
中央大 研究開発機構
-
堀 洋平
産業技術総合研究所情報セキュリティ研究センター
-
戸田 賢二
National Institute For Advanced Industrial Science And Technology (aist):information Technology Rese
-
戸田 賢二
独立行政法人 産業技術総合研究所
-
戸田 賢二
産業技術総合研究所情報技術研究部門
-
堀 洋平
中央大学研究開発機構
-
戸田 賢二
独立行政法人産業技術総合研究所
-
戸田 賢二
産業技術総合研究所
-
戸田 賢二
産業技術総合研究所 情報技術研究部門
-
坂根 広史
独立行政法人産業技術総合研究所
-
坂根 広史
産業技術総合研究所情報セキュリティ研究センター
-
片下 敏宏
筑波大学システム情報工学研究科
-
片下 敏宏
産業技術総合研究所情報セキュリティ研究センター
-
横山 浩之
株式会社KDDI研究所
-
戸田 賢二
電子技術総合研究所所
-
佐藤 証
産業技術総合研究所情報セキュリティ研究センター
-
佐藤 証
産業技術総合研究所
-
佐藤 証
独立行政法人産業技術総合研究所情報セキュリティ研究センター
-
片下 敏宏
産業技術総合研究所
-
堀 洋平
産業技術総合研究所情報技術研究部門
-
堀 洋平
産業技術総合研究所
-
森川 治
産業技術総合研究所
-
戸田 賢二
産総研情報技術研究部門
-
森川 治
産総研
-
今井 秀樹
中央大学理工学部:産業技術総合研究所情報セキュリティ研究センター
-
森川 治
産業技術総合研究所 人間福祉医工学研究部門
-
片下 敏宏
独立行政法人産業技術総合研究所
-
片下 敏宏
産総研
-
堀 洋平
産総研
-
戸田 賢二
産総研 情報処理研究部門
-
今井 秀樹
中央大学理工学研究科|産業技術総合研究所情報セキュリティ研究センター
-
森川 治
(独)産業技術総合研究所
-
吉田 隆弘
中央大学研究開発機構
-
今井 秀樹
中央大学理工学部
-
関山 守
産総研情報技術研究部門
-
中島 俊夫
産総研情報処理研究部門
-
田口 飛鳥
中央大学理工学部
-
中島 俊夫
独立行政法人産業技術総合研究所
-
関山 守
独立行政法人産業技術総合研究所
-
今井 秀樹
産業技術総合研究所情報セキュリティ研究センター
-
坂根 広史
産業技術総合研究所情報処理研究部門
-
吉田 隆弘
青山学院大学理工学部
-
姜 玄浩
産業技術総合研究所
-
堀 洋平
独立産業法人産業技術総合研究所
-
佐藤 証
独立産業法人産業技術総合研究所
-
坂根 広史
独立産業法人産業技術総合研究所
-
戸田 賢二
独立産業法人産業技術総合研究所
-
今井 秀樹
産業技術総合研究所 情報セキュリティ研究センター
-
姜 玄浩
産業技術総合研究所:情報セキュリティ研究センター
-
佐藤 証
(独)産業技術総合研究所 情報セキュリティ研究センター
-
坂根 広史
産業技術総合研 情報セキュリティ研究セ
-
堀 洋平
(独)産業技術総合研究所 情報セキュリティ研究センター
-
片下 敏宏
(独)産業技術総合研究所 情報セキュリティ研究センター
-
戸田 賢二
産業技術総合研
-
佐藤 証
(独)産業技術総合研究所
著作論文
- 部分再構成システムにおけるAES-GCMを用いたビットストリームの秘匿と認証(応用1)
- 超高精細映像に対応したバーサタイルメディアプロセッサ : スケーラブルな並列映像オーバレイエンジン(ディジタル・情報家電,放送用,ゲーム機用システムLSI,回路技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ))
- 超高精細映像に対応したバーサタイルメディアプロセッサ--スケーラブルな並列映像オーバレイエンジン (コンシューマエレクトロニクス)
- 複数のオーバレイフレームを自在に制御できるバーサタイルメディアプロセッサ : マルチディスプレイやコンテンツセキュリティにも対応(ディペンダブルプロセッサ,ディペンダブルコンピュータシステムとセキュリティ技術及び一般)
- FPGAを用いたコンテンツ保護システムの設計と開発(ソフトウェア・著作権保護,情報システムを支えるコンピュータセキュリティ技術の再考)
- サイドチャネル攻撃標準評価ボードを用いたCPAとMIAの比較評価(一般:情報通信基礎サブソサイエティ合同研究会)
- サイドチャネル攻撃標準評価ボードを用いたCPAとMIAの比較評価(一般:情報通信基礎サブソサイエティ合同研究会)
- FPGA上のArbiter PUFの定量的性能評価(リコンフィギャラブル応用2)
- 近磁界測定によるサイドチャネル評価実験(デザインガイア2010 : VLSI設計の新しい大地)
- サイドチャネル攻撃対策手法の評価環境の構築(セキュリティ応用,デザインガイア2009 VLSI設計の新しい大地)
- 確率密度関数の推定法とMIA成功率に関する一考察(デザインガイア2010 : VLSI設計の新しい大地)
- サイドチャネル攻撃に対する標準評価ボードとツールの開発(ツール,デザインガイア2008-VLSI設計の新しい大地)
- FPGAの動的部分再構成を用いたマルチ暗号モジュールの回路規模と消費電力の削減
- 複数のオーバレイフレームを自在に制御できるバーサタイルメディアプロセッサ : マルチディスプレイやコンテンツセキュリティにも対応(ディペンダブルプロセッサ,ディペンダブルコンピュータシステムとセキュリティ技術及び一般)
- 専用ハードウェアによるART-Linuxの高性能化に向けて(リアルタイムアーキテクチャ, 組込技術とネットワークに関するワークショップ)
- 専用ハードウェアによる ART-Linux の高性能化に向けて(リアルタイムアーキテクチャ, 組込技術とネットワークに関するワークショップ)
- シフト事後処理を用いたPUF基盤認証システムの精度評価(デザインガイア2010 : VLSI設計の新しい大地)
- 動的部分再構成による回路規模と消費電力の削減についての一考察(低消費電力化技術)
- 動的部分再構成による回路規模と消費電力の削減についての一考察(低消費電力化技術)
- 動的部分再構成による回路規模と消費電力の削減についての一考察(低消費電力化技術)
- 動的部分再構成による回路規模と消費電力の削減についての一考察(低消費電力化技術)
- FPGAの自己動的部分再構成を利用したセキュアなコンテンツ配信システムの構築(DRP,FPGA)
- FPGAの自己動的部分再構成を利用したセキュアなコンテンツ配信システムの構築(DRP,FPGA)
- FPGAの自己動的部分再構成を利用したセキュアなコンテンツ配信システムの構築(DRP,FPGA,組込技術とネットワークに関するワークショップETNET2007)
- 論理プログラマブルデバイスの保護アーキテクチャ(組込技術とネットワークに関するワークショップETNET2006)
- FPGAの自己動的再構成を利用したシステムの設計と開発(FPGAとその応用及び一般)
- FPGAの自己動的再構成を利用したシステムの設計と開発(FPGAとその応用及び一般)
- FPGAの自己動的部分再構成を利用したセキュアなコンテンツ配信システムの構築(DRP,FPGA,組込技術とネットワークに関するワークショップETNET2007)
- FPGAの自己動的再構成を利用したシステムの設計と開発(FPGAとその応用及び一般)
- FPGAの自己動的再構成を利用したシステムの設計と開発(FPGAとその応用及び一般)
- Virtex-5上の動的部分再構成暗号回路の消費電力評価(低消費電力化)
- FPGAの部分書換方式を用いたコンテンツ保護システムの検討(FRGA応用,リコンフィギャラブルシステム,一般)
- 論理プログラマブルデバイスの保護アーキテクチャ(組込技術とネットワークに関するワークショップETNET2006)
- 論理プログラマブルデバイスの保護アーキテクチャ(組込技術とネットワークに関するワークショップETNET2006)