渡邊 実 | 九州工業大学情報工学部情報科学専攻
スポンサーリンク
概要
関連著者
-
小林 史典
九州工業大学情報工学部
-
小林 史典
九州工業大学 情報工学部 (制御システム工学科)
-
渡邊 実
九州工業大学情報工学部情報科学専攻
-
小林 史典
九州工業大学
-
小林 史典
九州工業大学情報工学部制御システム工学科
-
井上 学
九州工業大学情報工学部
-
日高 亮
九州工業大学情報工学部情報科学専攻
-
宮野 元嗣
九州工業大学大学院・情報工学研究科
-
志岐 武宣
九州工業大学情報工学部
-
藤目 竜二
九州工業大学情報工学部
-
中田 善之
九州工業大学 情報工学部
-
外枦保 崇
九州工業大学
著作論文
- 動的再構成のための配置配線の一手法(動的再構成技術,デザインガイア2007-VLSI設計の新しい大地を考える研究会)
- 時間領域フーリエ補間による非同期サンプリング・レート・コンバータ
- 位相補間によるPLLの特性改善
- 液晶ホログラムを用いた光再構成型ゲートアレイ(デバイス,リコンフィギャラブルシステム,一般)
- 差分光再構成型ゲートアレイの再構成時間・消費電力の最適化手法(デバイス,リコンフィギャラブルシステム,一般)
- 光再構成ゲートアレイの製造不良耐性(デバイス,リコンフィギャラブルシステム,一般)
- 差分光再構成型ゲートアレー(VLSIシステム)
- 高密度ダイナミック光再構成型ゲートアレーVLSI(デバイスアーキテクチャ,リコンフィギャラブルシステム論文)
- 位相補間によるPLLの特性改善 : 位相補間回路の最適化
- A-1-19 PLLジッタ低減のためのオーバ・サンプリング位相比較器(A-1.回路とシステム,基礎・境界)
- 複数のVCSELを用いたODRGAの再構成速度改善(アナログ・デジアナ・センサ, 通信用LSI)
- 272ゲート規模ODRGA-VLSIの実装評価(アナログ・デジアナ・センサ, 通信用LSI)
- 光再構成型ゲートアレイの再構成回路の評価(デバイス)(リコンフィギャラブルシステムにおける設計技術及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- 差分型光再構成ゲートアレイVLSI(デバイス)(リコンフィギャラブルシステムにおける設計技術及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- パルスレーザーを用いた差分型光再構成ゲートアレイ(デバイス)(リコンフィギャラブルシステムにおける設計技術及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- 0.18μmプロセスによる差分光再構成型ゲートアレイ(プロセッサ,DSP,画像処理技術及び一般)
- 2P2-G08 FPGA に対するニューラルネットワークの最適実現法
- 0.18μmプロセスによる差分光再構成型ゲートアレイ(プロセッサ,DSP,画像処理技術及び一般)
- 0.18μmプロセスによる差分光再構成型ゲートアレイ(プロセッサ,DSP,画像処理技術及び一般)
- 0.18μmプロセスによる差分光再構成型ゲートアレイ(プロセッサ,DSP,画像処理技術及び一般)
- 差分光再構成型ゲートアレイに使用するダイナミック再構成回路(回路技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ))
- 部分的再構成が可能な光再構成型ゲートアレーVLSI(システムLSIのための先進アーキテクチャ論文)
- 有限な物理量を用いたニューラルネットワーク
- ニューラルネットワークVLSI