動的再構成可能アーキテクチャによる故障回避機構の定量的信頼性評価 (リコンフィギャラブルシステム)
スポンサーリンク
概要
著者
関連論文
-
メディア処理向け再構成可能アーキテクチャでの動画像復号処理の実現(VLSI設計技術とCAD)
-
柔軟な信頼性を実現する粗粒度再構成可能アーキテクチャの検討(ディペンダブル設計,デザインガイア2008-VLSI設計の新しい大地)
-
柔軟な信頼性を実現する粗粒度再構成可能アーキテクチャの検討(ディペンダブル設計,デザインガイア2008-VLSI設計の新しい大地-)
-
確率的動作モデルを用いたオシレータベース物理乱数生成器の設計手法 (ディペンダブルコンピューティング)
-
確率的動作モデルを用いたオシレータベース物理乱数生成器の設計手法 (VLSI設計技術)
-
確率的動作モデルを用いたオシレータベース物理乱数生成器の設計手法
-
高時間分解能を実現するSETパルス幅測定回路の提案(ディペンダブル設計,物理設計及び一般)
-
柔軟な信頼性を実現する粗粒度再構成可能アーキテクチャの検討(ディペンダブル設計,デザインガイア2008-VLSI設計の新しい大地)
-
低エネルギー動作に適した超低電圧プロセッサのアーキテクチャ評価
-
国際会議への論文の執筆ガイド : VLSI設計技術分野での一考察(招待講演,デザインガイア2010-VLSI設計の新しい大地-)
-
AS-1-4 製造ばらつきや環境変動を許容するサブスレッショルド回路設計(AS-1.サブスレッショルドCMOS回路技術,シンポジウムセッション)
-
電源ノイズに注目した電源遮断法の実機評価 (集積回路)
-
低エネルギー動作に適した超低電圧プロセッサのアーキテクチャ評価
-
レイアウトを考慮した基板バイアスクラスタリング手法(低消費電力設計,システムオンシリコンを支える設計技術)
-
サブスレッショルド回路における基板バイアスを考慮したトランジスタのばらつきモデリングとリングオシレータを用いた検証(低消費電力設計,システムオンシリコンを支える設計技術)
-
基板バイアス印加レイアウト方式の面積効率と速度制御性の評価(低消費電力設計,信号処理,LSI,及び一般)
-
タイミング歩留まり改善を目的とする演算カスケーディング
-
性能歩留まり改善を目的とする演算器カスケーディングの提案(プロセッサ,「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2008))
-
性能歩留まり改善を目的とする演算器カスケーディングの提案(プロセッサ,「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2008))
-
電源ノイズ考慮統計的タイミング解析を用いたデカップリング容量割当手法(低消費電力設計,システムオンシリコンを支える設計技術)
-
国際会議への論文の執筆ガイド : VLSI設計技術分野での一考察(デザインガイア2010-VLSI設計の新しい大地-)
-
動的再構成可能アーキテクチャによる故障回避機構の定量的信頼性評価 (リコンフィギャラブルシステム)
-
電源ノイズに注目した電源遮断法の実機評価(ポスター講演,学生・若手研究会)
-
A-3-6 電気的タイミング故障のデバッグ向けオンチップリアルタイム電源電圧センサ(A-3.VLSI設計技術,一般セッション)
もっと見る
閉じる
スポンサーリンク