High-kゲート絶縁膜を有する65nmノードSRAM技術 (特集 次世代半導体製造のための新プロセス技術・新材料)
スポンサーリンク
概要
著者
関連論文
- 高電子移動度0.9nm-EOT TaSix/HfSiONゲートスタックの形成(先端CMOSデバイス・プロセス技術)
- 低スタンバイ電力用途HfSiONトランジスタの高集積化
- 低消費電力対応65nmノードCMOSプロセス : LOP対応極浅接合技術、LSTP対応HfSiONトランジスタ技術(VLSI回路,デバイス技術(高速,低電圧,低電力))
- 低消費電力対応65nmノードCMOSプロセス : LOP対応極浅接合技術、LSTP対応HfSiONトランジスタ技術(VLSI回路,デバイス技術(高速,低電圧,低電力))
- 低消費電力用途を目的とした極浅接合を有する65nmノードCMOSプロセス(IEDM特集:先端CMOSデバイス・プロセス技術)
- ゲート絶縁膜国際ワークショップ(IWGI 2003)会合報告
- High-kゲート絶縁膜を有する65nmノードSRAM技術 (特集 次世代半導体製造のための新プロセス技術・新材料)