インターリーブADCでのタイミングスキュー影響のデジタル補正技術(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
スポンサーリンク
概要
- 論文の詳細を見る
この論文ではインテーリーブADCのチャネル・サンプリング・クロック間のタイミングスキューの影響をデジタルフィルタで補正する新手法を記述する.そこでは群遅延を任意の大きさに設定できる新構成の線形位相デジタルフィルタを用いて,タイミングスキュー校正をデジタル領域で行う.従来の線形位相デジタルフィルタでは群遅延がサンプリングクロックの周期の2分の1の整数倍であるためタイミングスキューの補正には用いることができなかった.ここでは群遅延値を任意に設定できスキュー影響の補正可能な新構成の線形位相デジタルフィルタの構成と設計方法を述べ,さらにそのフィルタのインターリーブADCのタイミングスキュー校正への適用とその有効性をシミュレーションで示す.
- 2009-09-24
著者
-
小林 春夫
群馬大学大学院工学系研究科電気電子工学専攻
-
黒沢 烈士
群馬大学大学院工学系研究科電気電子工学専攻
-
立岩 武徳
群馬大学大学院工学系研究科電気電子工学専攻
-
宮島 広行
群馬大学大学院工学系研究科電気電子工学専攻
-
浅見 幸司
(株)アドバンテスト
-
小林 春夫
群馬大学大学院 工学研究科 電気電子工学専攻
-
浅見 幸司
(株)アドバンテスト第1テストシステム事業本部第1 SoCテスタ事業部
関連論文
- 連続時間バンドパスΔΣAD変調器のQ値とループ遅延の影響(アナログ信号処理)
- 招待講演 デジタルアシスト・アナログテスト技術--ナノCMOS時代のアナログ回路テスト技術 (集積回路)
- 無線通信機器用AD変換回路の高精度化・低消費電力化技術 (特集 革新的情報技術の展望)
- デジタルアシスト・アナログテスト技術 : ナノCMOS時代のアナログ回路テスト技術(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- インバータタイプG_m-Cバンドパスフィルタの解析と設計
- RF回路設計に押し寄せるアーキテクチャの変革を読み解く! CMOS RFIC実現への道のり(後編)CMOSトランスミッタを実現した新技術
- RFサンプリング連続時間バンドパスΔΣAD変調器アーキテクチャの検討
- 低電圧Rail-to-Rail CMOSオペアンプの設計(電子回路)
- 高効率チャージポンプ電源回路の設計
- 動ひずみ測定ブリッジ回路の高精度化(電子回路)
- 少量ハードウェア タイムデジタイザ回路
- 冗長性をもった逐次比較近似AD変換アルゴリズム : コンパレータ2個の場合
- A-1-10 逐次比較形AD変換器用比較器回路(A-1. 回路とシステム,一般セッション)
- 冗長性をもった逐次比較近似AD変換アルゴリズム
- 高性能逐次比較AD変換器アーキテクチャ
- インターリーブADCでのタイミングスキュー影響のデジタル補正技術(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- テクノロジーの未来を考える : 次世代テクノロジーの進化を支えるキーポイント
- タイムデジタイザを用いたAD変換器の展開と高性能化
- A-1-9 複素ノイズ結合型バンドパスΔΣAD変調器(A-1. 回路とシステム,一般セッション)
- 冗長性をもつ逐次比較近似AD変換アルゴリズム--3個の比較器の場合 (第21回 回路とシステム軽井沢ワークショップ論文集) -- (ADC(1))
- ノイズ結合型複素バンドパスΔΣAD変調器 (第21回 回路とシステム軽井沢ワークショップ論文集) -- (ADC(1))
- ノイズ結合型フィードフォワードΔΣAD変調器の提案 (第21回 回路とシステム軽井沢ワークショップ論文集) -- (ADC(1))
- AD変換器でのサンプリング・クロック・ジッタの測定とその誤差補正技術の検討
- 電荷モード折返しA-D変換回路(アナログ回路技術ショートノート-アナログ回路技術の創造と伝承を目指して-)
- 高性能CMOSカレントミラー回路の設計とその応用
- 群馬県のアナログ技術者育成の取り組み
- RCポリフェーズ・フィルタの解析と設計 : 入力インピーダンス、出力終端、素子・ばらつきの影響の解析、通過域平坦利得フィルタ設計
- RCポリフェーズ・フィルタの解析 : 高次フィルタ伝達関数、ナイキスト線図の導出、寄生容量の影響の解析
- 動ひずみ測定回路の自動校正高精度化の実測検証
- C-12-46 SoC内ADCテスト信号生成アルゴリズム(C-12.集積回路,一般セッション)
- 冗長性をもった逐次比較近似AD変換アルゴリズム
- MOSサンプリング回路の入力信号依存サンプリング・ジッタの影響の解析
- ディジタル制御電源用高時間分解能DPWM回路(電子回路)
- 離散時間マルチビット複素バンドパスΔΣAD変調器の設計(アナログ・ディジアナ・センサ,通信用LSI)
- A-1-10 複素バンドパス Gm-C フィルタの構成の検討
- 冗長アルゴリズム逐次比較近似ADCでのコンパレータ・オフセットのデジタル補正技術(若手研究会)
- 広ダイナミックレンジのSMASH型ΔΣAD変調器(若手研究会)
- C-12-44 TVチューナ用ADPLLの検討(C-12.集積回路,一般セッション)
- リング発振器を用いたデジタルPWM発生回路
- デジタルアシスト・アナログテスト技術 : ナノCMOS時代のアナログ回路テスト技術(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- C-12-5 信号発生器用DACの非線形性補正(ミックスドシグナル,C-12.集積回路,一般セッション)
- C-12-4 任意波形発生器での2トーン信号相互変調歪みのデジタル補正(ミックスドシグナル,C-12.集積回路,一般セッション)
- C-12-27 I、Q経路ダイナミック・マッチングによる高周波信号発生器の低スプリアス化法の提案(C-12.集積回路C(アナログ))
- インターリーブADCでのタイミングスキュー影響のデジタル補正技術(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- A-1-18 バンドパスΣΔ AD 変調器用マルチビット DAC 非線形性のノイズ・シェープ・アルゴリズム
- 逐次比較近似ADCコンパレータ・オフセット影響の冗長アルゴリズムによるディジタル補正技術(電子回路)
- ACT-1-3 デジタルアシスト・アナログRFテスト技術 : サブ100nmミックストシグナルSoCテストの考察(ACT-1.サブ100nm時代のCMOSアナログ技術,チュートリアルセッション,ソサイエティ企画)
- ACT-1-3 デジタルアシスト・アナログRFテスト技術 : サブ100nmミックストシグナルSoCテストの考察(ACT-1.サブ100nm時代のCMOSアナログ技術-,チュートリアルセッション,ソサイエティ企画)
- ACS-1-2 高次ΔΣDAC信号発生回路での歪キャンセル・ノイズ低減技術(ACS-1.最新アナデジ混載LSI技術,シンポジウムセッション)
- ACS-1-2 高次ΔΣDAC信号発生回路での歪キャンセル・ノイズ低減技術(ACS-1.最新アナデジ混載LSI技術,シンポジウムセッション)
- C-12-29 ジッタ測定BISTに向けたインターリービングPFDのプロセス依存性の解析(C-12.集積回路,一般セッション)
- シグマデルタDAC信号発生回路でのディジタル歪補正技術
- デジタル制御E級電力増幅器の検討
- 任意波形発生器での非線形性補正アルゴリズムと実測による検証
- デルタシグマ変調を用いたDC-DC変換器制御の検討
- 新構成AC-DC変換回路の検討
- 逐次比較近似ADCコンパレータ・オフセット影響の冗長アルゴリズムによるディジタル補正技術
- デジタルフィルタの新線形位相条件と回路システムへの応用
- シグマデルタ型タイムデジタイザ回路の検討
- TVチューナ用完全ディジタルPLL回路-広帯域化の検討
- TVチューナ用完全ディジタルPLL回路-システムの観点から
- インターリーブを用いた低歪み2トーン信号発生技術
- 連続時間フィードフォワード・シグマデルタ変調器によるDC-DC変換器の制御
- 単一インダクタ2出力DC-DCコンバータの制御切換方式の一提案
- 低歪み信号発生用DA変換器アーキテクチャ
- 部品点数を低減した直接AC-DC変換器
- 連続時間アナログフィルタのディジタル自動調整法の一提案
- SIDO DC-DC Converter の制御回路の低消費電力化の実現