動的再構成可能プロセッサDAPDNA-2へのアプリケーション実装手法の比較・評価(設計手法)
スポンサーリンク
概要
- 論文の詳細を見る
動的再構成可能ハードウェアへアプリケーションを効率的に実装するためには設計ツールの利用が不可欠であり,設計者は各設計ツールによってどのような回路が合成されるかという特性を把握しておくことが重要である.そこで,本稿ではDAPDNA-2の動的再構成可能な処理エンジンであるDNAに対し,GUIベースの設計ツールであるDNA Designer,および,DFC言語による記述を用いてアプリケーションを実装し,比較,評価を行う.ベクトルの内積を求める処理および画像のフィルタリング処理を両手法で実装し,比較を行った結果,いずれの処理においても,DFC言語を用いた実装は,DNA Designerを用いた実装と比較し,PEの使用数,レイテンシともに最適化の余地が多く残されていることが確認された.
- 社団法人電子情報通信学会の論文
- 2009-09-10
著者
関連論文
- 動的再構成可能プロセッサへのJPEGエンコーダの実装と評価(リコンフィギャラブル応用)
- 動的再構成可能ハードウェア向け設計環境におけるJHDLの利用に関する検討 (リコンフィギャラブルシステム)
- 動的再構成可能ハードウェア向け設計環境におけるJHDLの利用に関する検討 (コンピュータシステム)
- 動的再構成可能ハードウェア向け設計環境におけるJHDLの利用に関する検討 (VLSI設計技術)
- 動的再構成可能プロセッサDAPDNA-2へのアプリケーション実装手法の比較・評価(設計手法)
- 5ZB-6 マルウェア検出処理のハードウェア化の検討(セキュリティ(5),学生セッション,セキュリティ)
- ヘテロジニアスな並列計算環境における最適な負荷割当(コンピュータシステム)
- 動的再構成可能ハードウェア向け設計環境におけるJHDLの利用に関する検討(FPGA設計環境とテスト,FPGA応用及び一般)
- 動的再構成可能ハードウェア向け設計環境におけるJHDLの利用に関する検討(FPGA設計環境とテスト,FPGA応用及び一般)
- 動的再構成可能ハードウェア向け設計環境におけるJHDLの利用に関する検討(FPGA設計環境とテスト,FPGA応用及び一般)
- 動的再構成可能ハードウェアを利用したパターンマッチング処理手法の提案 (リコンフィギャラブルシステム)
- 動的再構成可能ハードウェアを利用したパターンマッチング処理手法の提案(アプリケーション)
- D-18-4 部分再構成可能FPGAへのAES暗号回路の実装手法の検討(D-18.リコンフィギャラブルシステム,一般セッション)
- C-011 動的再構成可能ハードウェアの設計におけるJHDL利用手法の提案(リコンフィギャラブルシステムと応用,C分野:ハードウェア・アーキテクチャ)