個体数と精度を動的に変更可能な遺伝的アルゴリズム専用プロセッサ(ディジタル・情報家電,放送用,ゲーム機用システムLSI,回路技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ))
スポンサーリンク
概要
- 論文の詳細を見る
本稿では,精度と個体数を動的に変更可能な遺伝的アルゴリズム(GA)専用プロセッサを提案する.一般的なGAでは,個体数とその精度は常に一定である.しかし,探索の初期においては,解に十分な精度を持たせる必要はない.そこで,探索初期には,精度を落として個体数を2倍にし,探索終盤では,精度を上げて個体数を半分にする.これにより,メモリ容量を増加させることなく探索能力を改善することが期待できる.プロセッサをVHDLで設計し,提案するプロセッサの有効性を実験により確認した.
- 2006-12-07
著者
-
金杉 昭徳
東京電機大学大学院工学研究科電子工学専攻
-
塚原 彰彦
東京電機大学工学部
-
金杉 昭徳
東京電機大学工学部
-
金杉 昭徳
東京電機大学大学院工学研究科
-
塚原 彰彦
東京電機大学
-
金杉 昭徳
東京電機大学
関連論文
- 冗長二進数を用いた再構成可能な遺伝的アルゴリズム専用プロセッサ(専用システム,ネットワーク技術及び一般)
- 個体数と精度を動的に変更可能な遺伝的アルゴリズム専用プロセッサ(ディジタル・情報家電,放送用,ゲーム機用システムLSI,回路技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ))
- 動的再構成メモリを用いた遺伝的アルゴリズム専用プロセッサ(プロセス・デバイス・回路シミュレーション及び一般)
- 個体数と精度を動的に変更可能な遺伝的アルゴリズム専用プロセッサ
- データマイニングのためのラフ集合演算プロセッサの設計
- データマイニングのためのラフ集合演算プロセッサの設計(デジタル・情報家電, 放送用, ゲーム機用システムLSI, 及び一般)
- ラフ集合論に基づくデータマイニング用プロセッサの回路設計
- データマイニング専用プロセッサのアーキテクチャと回路設計(回路技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ))
- 動的再構成のためのセル割り当て回路の設計(プロセッサ,DSP,画像処理技術及び一般)
- 動的再構成可能なシストリック・アレイの一構成法とFPGA実装(専用システム,ネットワーク技術及び一般)
- 動的再構成可能なシストリック・アレイの一構成法(ソフトコンピューティング,一般)
- 動的再構成可能な集積回路の基礎研究
- ラフ集合論に基づく高性能データマイニング専用プロセッサの研究開発
- 動的再構成メモリを用いた遺伝的アルゴリズム専用プロセッサ(プロセス・デバイス・回路シミュレーション及び一般)
- 個体数と精度を動的に変更可能な遺伝的アルゴリズム専用プロセッサ
- 動的再構成のためのセル割り当て回路の設計(プロセッサ,DSP,画像処理技術及び一般)
- 動的再構成のためのセル割り当て回路の設計(プロセッサ,DSP,画像処理技術及び一般)
- 動的再構成のためのセル割り当て回路の設計(プロセッサ,DSP,画像処理技術及び一般)