直接実行方式の提案(FPGAとその応用及び一般)
スポンサーリンク
概要
- 論文の詳細を見る
マルチコンテキスト型動的リコンフィギャラブルプロセッサ上でメディア処理を実行する場合, 実行時間が大きく並列性が高いタスクは, PE(Processing Element)アレイ上で, それ以外のタスクは混載されている組み込みCPU上で実行するのが普通である.しかし, 並列性の低い処理と高い処理の交代が頻繁になると, PEアレイと組み込みCPU間のデータ転送が頻繁になり, 性能悪化と電力の浪費の原因となる.そこで, 構成データメモリから構成データをPEアレイ上の一部のPEに送りつけ, そのまま実行する直接実行モードを提案する.効率の良い実行のため, 構成情報テンプレートを用いる方法, 構成データバス自体をリコンフィギャラブルにする方法も提案する.予備評価の結果, 構成データバス幅を2PE分にし, 構成データのマルチキャストを実行した場合, MIPS 150MHzの組み込みCPUにデータを転送して実行するのと同等程度の性能が確認できた.
- 2006-01-17
著者
関連論文
- MIPS R3000プロセッサにおける細粒度動的スリープ制御の実装と評価(計算機システム)
- 5K-7 省電力MIPSプロセッサコア評価のための計算機システムのFPGAによる試作(マルチスレッドと省電力,学生セッション,アーキテクチャ)
- FPGAアレイCubeを用いたレーベンシュタイン距離計算の性能評価(応用1)
- グラフィックプロセッサを用いた自己組織化マップの実装と評価(GPU,「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2009))
- グラフィックプロセッサを用いた自己組織化マップの実装と評価(GPU,「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2009))
- ClearSpeed製SIMD型マルチコアプロセッサにおける並列アプリケーション実行時間予測手法の検討(ARC-3 : 性能評価およびモデリング,2007年並列/分散/協調処理に関する『旭川』サマー・ワークショップ(SWoPP旭川2007))
- ClearSpeed製コプロセッサの並列ベンチマークによる性能評価と性能向上手法の提案(プロセッサ・アーキテクチャ(2),「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2007))
- メモリ周りに制約を有するMPUにおけるプリフェッチ機能付メモリモジュールの意義(メモリシステム,「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2006))
- メモリ周りに制約を有するMPUにおけるプリフェッチ機能付メモリモジュールの意義(メモリシステム, 「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2006))
- 動的リコンフィギャラブルデバイスにおける電力分析と低電力化手法の検討(コンピュータシステム)
- ClearSpeed製SIMDプロセッサの通信性能評価(ネットワークオンチップとマルチコア,2009年並列/分散/協調処理に関する『仙台』サマー・ワークショップ(SWoPP仙台2009))
- ハイパフォーマンスコアとローパワーコアの組み合わせにおける細粒度動的スリープ制御の実装と評価(組込みシステムプラットフォーム)
- Network-on-Chipにおけるエラー検出・訂正方式に関する研究(ネットワークオンチップとマルチコア,2009年並列/分散/協調処理に関する『仙台』サマー・ワークショップ(SWoPP仙台2009))
- メッセージ頭部の格納場所切替によるメッセージ交換の高速化(ARC-8 : 通信,2007年並列/分散/協調処理に関する『旭川』サマー・ワークショップ(SWoPP旭川2007))
- DIMMnet-3ネットワークインタフェースにおけるMPI支援機能(ARC-6:相互結合網,2006年並列/分散/強調処理に関する『高知』サマー・ワークショップ(SWoPP 高知2006))
- DIMMnet-2ネットワークインタフェースコントローラの設計と実装(HPCハードウェア)
- DIMMスロット装着型デバイスDIMMnet-2の改良方針(ARC-7: ネットワークインタフェースとルーティング, 2005年並列/分散/協調処理に関する『武雄』サマー・ワークショップ(SWoPP武雄2005)-研究会・連続同時開催-)
- ランタイムパワーゲーティングを適用したMIPS R3000プロセッサの実装設計と評価(低消費電力化技術)
- マルチパスイーサネットにおけるOn/Offリンクアクティベーション法の評価(ネットワーク,クラウド及び一般)
- DIMMスロット搭載型ネットワークインターフェースDIMMnet-1とその低遅延通信機器AOTF
- 動的リコンフィギャラブルデバイスにおける構成情報配送のためのマルチキャスト手法の検討(コンピュータシステム)
- Dua-Vthセルの利用による動的リコンフィギャラブルプロセッサのリーク電力削減の評価(デバイスアーキテクチャ1)
- 動的リコンフィギャラブルプロセッサMuCCRA-3の実機評価(リコンフィギャラブルアーキテクチャ)
- FPGAを用いた汎用生化学シミュレータにおけるハードウェアモジュール自動生成アルゴリズムの実機評価(リコンフィギャラブル応用)
- CFD専用計算機FLOPS-2Dへ向けたUPACS制限関数群モジュール化の検討(リコンフィギャラブル応用)
- FPGAによるUPACSサブルーチンの高速化(リコンフィギャラブル応用)
- MIPS R3000プロセッサにおける細粒度動的スリープ制御の実装と評価(低消費電力)
- スーパースカラプロセッサにおける細粒度動的スリープ制御の実装と評価(低消費電力,集積回路とアーキテクチャの協創〜どう繋ぐ?どう使う?マルチコア〜)
- スーパースカラプロセッサにおける細粒度動的スリープ制御の実装と評価(集積回路とアーキテクチャの協創 : どう繋ぐ?どう使う?マルチコア)
- MIPS R3000における細粒度動的スリープ方式の提案(集積回路とアーキテクチャの協創-プロセッサ,メモリ,システムLSI及び一般-)
- MIPS R3000における細粒度動的スリープ方式の提案(低消費電力化技術(1),集積回路とアーキテクチャの協創-プロセッサ,メモリ,システムLSI及び一般-)
- MIPS R3000プロセッサにおける細粒度動的スリープ制御の実装と評価
- パワーゲーティングを適用した動的リコンフィギャラブルプロセッサの設計と評価(デバイスアーキテクチャ)
- ランタイムパワーゲーティングを適用した回路での検証環境と電力見積もり手法の構築(低消費電力化技術)
- 動的再構成可能プロセッサを用いたIPsec向け暗号処理アクセラレータの設計と実装(コンピュータシステム)
- 動的再構成可能プロセッサを用いた組み込み向け複数暗号処理エンジンの実装(セキュリティ・暗号1, 組込技術とネットワークに関するワークショップ)
- 動的リコンフィギャラブルプロセッサを用いたIPsecアクセラレータの設計と実装(アプリケーションI)(リコンフィギャラブルシステムにおける設計技術及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- リコンフィギャラブルプロセッサ上でのブロック暗号RC6の実装(FPGAとその応用及び一般)
- 動的再構成可能プロセッサを用いた組み込み向け複数暗号処理エンジンの実装(セキュリティ・暗号1, 組込技術とネットワークに関するワークショップ)
- リコンフィギャラブルプロセッサ上でのブロック暗号RC6の実装(FPGAとその応用及び一般)
- リコンフィギャラブルプロセッサ上でのブロック暗号RC6の実装(FPGAとその応用及び一般)
- ランタイムパワーゲーティングを適用したMIPS R3000プロセッサの実装設計と評価(低消費電力化技術)
- ランタイムパワーゲーティングを適用したMIPS R3000プロセッサの実装設計と評価(低消費電力化技術)
- ランタイムパワーゲーティングを適用したMIPS R3000プロセッサの実装設計と評価(低消費電力化技術)
- MIPS R3000プロセッサにおける細粒度動的スリープ制御の実装と評価(低消費電力)
- ランタイムパワーゲーティングを適用した回路での検証環境と電力見積もり手法の構築(低消費電力化技術)
- ランタイムパワーゲーティングを適用した回路での検証環境と電力見積もり手法の構築(低消費電力化技術)
- ランタイムパワーゲーティングを適用した回路での検証環境と電力見積もり手法の構築(低消費電力化技術)
- 動的リコンフィギャブルプロセッサにおける入出力と演算のバランス : 論理とデータ、どちらを動かすか?(システムII)(リコンフィギャラブルシステムにおける設計技術及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- 動的リコンフィギャラブルプロセッサMuCCRAの低消費電力化(リコンフィギャラブルプロセッサ,リコンフィギャラブルシステム,一般)
- マルチキャストコンフィギュレーションのスケジューリングアルゴリズム(FPGAとその応用及び一般)
- 動的リコンフィギャラブルプロセッサMuCCRAの実装(FPGAとその応用及び一般)
- マルチキャストコンフィギュレーションのスケジューリングアルゴリズム(FPGAとその応用及び一般)
- 動的リコンフィギャラブルプロセッサMuCCRAの実装(FPGAとその応用及び一般)
- マルチキャストコンフィギュレーションのスケジューリングアルゴリズム(FPGAとその応用及び一般)
- 動的リコンフィギャラブルプロセッサMuCCRAの実装(FPGAとその応用及び一般)
- マルチキャストコンフィギュレーションのスケジューリングアルゴリズム(FPGAとその応用及び一般)
- 動的リコンフィギャラブルプロセッサMuCCRAの実装(FPGAとその応用及び一般)
- ストリームアプリケーションを用いたマルチコアDRPの性能評価(リコンフィギャラブルアーキテクチャI,デザインガイア2006-VLSI設計の新しい大地を考える研究会)
- チップ内ネットワークを用いたマルチタスク向けリコンフィギャラブルアーキテクチャの検討(リコンフィギャラブルシステム,一般)
- 動的リコンフィギャラブルプロセッサMuCCRA-2βの実機評価(リコンフィギャラブルアーキテクチャ)
- マルチキャストコンフィギュレーション機構におけるオーバライトコンフィギュレーション手法の提案(コンピュータシステム)
- 動的リコンフィギャラブルプロセッサMuCCRAにおける構成情報配送の高速化(動的再構成技術,デザインガイア2007-VLSI設計の新しい大地を考える研究会)
- 動的リコンフィギャラブルプロセッサ用コンテクスト依存型クロック制御機構(アルゴリズム理論)
- 動的リコンフィギャラブルプロセッサMuCCRAにおけるコンフィギュレーションデータ転送時間の削減(リコンフィギャラブルプロセッサ,リコンフィギャラブルシステム,一般)
- 動的リコンフィギャラブルプロセッサMuCCRAのコンフィギュレーション機構(システムアーキテクチャ,リコンフィギャラブルシステム,一般)
- 動的リコンフィギャラブルプロセッサを用いた動画アプリケーションの機能分割実装(リコンフィギャラブルシステム,一般)
- D-18-4 2電源電圧手法による動的リコンフィギャラブル・プロセッサの低消費電力化(D-18. リコンフィギャラブルシステム,一般セッション)
- チップ間無線通信を用いた3次元動的リコンフィギャラブルデバイスの実装(高速データ通信と実装)
- チップ間無線通信を用いた3次元動的リコンフィギャラブルデバイスの実装(高速データ通信と実装,FPGA応用及び一般)
- チップ間無線通信を用いた3次元動的リコンフィギャラブルデバイスの実装(高速データ通信と実装,FPGA応用及び一般)
- チップ間無線通信を用いた3次元動的リコンフィギャラブルデバイスの実装(高速データ通信と実装,FPGA応用及び一般)
- 動的リコンフィギャラブルプロセッサにおける電力分析(低消費電力技術,デザインガイア2007-VLSI設計の新しい大地を考える研究会)
- 低消費電力動的リコンフィギャラブルプロセッサ向けアーキテクチャ評価環境の構築(低消費電力技術,デザインガイア2007-VLSI設計の新しい大地を考える研究会)
- 動的リコンフィギャラブルプロセッサアレイにおける動的周波数制御によるエネルギー削減手法の検討(リコンフィギャラブルアーキテクチャ3)
- 動的リコンフィギャラブルプロセッサアレイの配置配線のための構成情報付きグラフによるアーキテクチャ表現の提案(リコンフィギャラブルアーキテクチャ3)
- 直接実行モードを持つ動的リコンフィギャラブルプロセッサの提案(リコンフィギャラブルアーキテクチャ3)
- 動的リコンフィギャラブルプロセッサMuCCRA-1のアプリケーションに基づく評価(リコンフィギャラブルアーキテクチャ3)
- 動的リコンフィギャラブルプロセッサDRP-1におけるアダプティブコンピューティング(アプリケーションI, デザインガイア-VLSI設計の新しい大地を考える研究会-)
- チップ間無線通信を用いた3次元動的リコンフィギャラブルデバイスMuCCRA-Cubeの提案(リコンフィギャラブルデバイス,リコンフィギャラブルシステム,一般)
- 動的再構成可能プロセッサにおけるコンテクストメモリの削減法(デバイスアーキテクチャ,リコンフィギャラブルシステム論文)
- 動的リコンフィギャラブルプロセッサにおける低電力設計手法の検討(リコンフィギャラブルシステム,一般)
- 直接実行方式の提案(FPGAとその応用及び一般)
- 直接実行方式の提案(FPGAとその応用及び一般)
- 直接実行方式の提案(FPGAとその応用及び一般)
- 直接実行方式の提案(FPGAとその応用及び一般)
- Cレベル設計によるストリームアプリケーションのプログラマブルデバイスへの実装(FPGAとその応用及び一般)
- 動的リコンフィギャラブルプロセッサにおける時分割多重実行の性能と消費電力の解析(デバイスアーキテクチャI)
- Cレベル設計によるストリームアプリケーションのプログラマブルデバイスへの実装
- Cレベル設計によるストリームアプリケーションのプログラマブルデバイスへの実装
- 動的リコンフィギャラブルプロセッサにおける時分割多重実行の評価(リコンフィギャラブルシステム)
- Cレベル設計によるストリームアプリケーションのプログラマブルデバイスへの実装(FPGAとその応用及び一般)
- Cレベル設計によるストリームアプリケーションのプログラマブルデバイスへの実装(FPGAとその応用及び一般)
- Cレベル設計によるストリームアプリケーションのプログラマブルデバイスへの実装(FPGAとその応用及び一般)
- PE直結型動的リコンフィギャラブルプロセッサMuCCRA-Dの提案(リコンフィギャラブルプロセッサ,リコンフィギャラブルシステム,一般)
- 直接実行方式の提案
- 直接実行方式の提案
- 直接実行方式の提案
- 光空間リンクを用いた省配線・可変トポロジであるHPC相互結合網
- 光空間リンクを用いた省配線・可変トポロジであるHPC相互結合網