1chipAVデコードを実現する非均質マルチプロセッサアーキテクチャ (<特集>機能論理設計, アーキテクチャ設計支援と一般)
スポンサーリンク
概要
- 論文の詳細を見る
マルチメディア処理をプロセッサで実現するには, マルチメディア処理専用命令を追加した汎用プロセッサの使用と, メディアプロセッサと呼ばれるマルチメディア処理に特化したアーキテクチャの使用の2つのアプローチがある. 前者はAVデコードのフルフレームレートが保証できず, 後者は, 動作周波数向上等によりコストが増加し, いずれも民生機器には不向きである. 我々は, マルチメディア処理の形態に応じて分類した3つの処理を各々担当するユニットを設け, 負荷に応じて処理時間が均一になるようにユニットを最適化して, 並列実行させる非均質マルチプロセッサアーキテクチャを考案し, 低動作周波数 (54MHz) でMPEG2のフルフレームデコードを実現した.
- 社団法人情報処理学会の論文
- 1997-12-11
著者
-
平井 誠
松下電器産業(株)マルチメディア開発センター
-
吉岡 康介
松下電器産業株式会社 プラットフォーム開発センター
-
清原 督三
松下電器産業株式会社 プラットフォーム開発センター
-
木村 浩三
松下電器産業(株)マルチメディア開発センター
-
木村 浩三
松下電器産業(株)戦略半導体開発センター
-
落合 利之
松下電器産業(株)マルチメディア開発センター
-
法貴 光典
松下電器産業(株)半導体開発本部
-
貝田 邦尋
松下電器産業(株)半導体開発本部
-
落合 利之
松下電器産業株式会社:半導体社 開発本部
-
平井 誠
松下電器産業
-
木村 浩三
松下電器産業メディア研究所
-
清原 督三
松下電器産業(株)マルチメディア開発センター
関連論文
- デジタル家電統合プラットフォームUniPhierにおけるメディアプロセッサ
- デジタル家電統合プラットフォームUniPhierにおけるメディアプロセッサ(ディジタル・情報家電,放送用,ゲーム機用システムLSI,回路技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ))
- デジタル家電統合プラットフォーム UniPhier におけるメディアプロセッサ
- 複数の画像規格に対応する画素処理用並列処理アーキテクチャ
- HDTV対応メディアプロセッサMCP2におけるストリーム処理部の開発
- 画像音声復号プロセッサにおけるメモリアーキテクチャ
- メディア処理用組み込みOS
- 1chipAVデコードを実現する非均質マルチプロセッサアーキテクチャ (機能論理設計, アーキテクチャ設計支援と一般)
- 3次元CGレンダリングLSIにおける高画質描画方式
- HDTV対応メディアプロセッサMCP2におけるストリーム処理部の開発
- HDディジタル放送用メディアプロセッサ
- 自然言語対話における疑問表現の分類およびその発話認識への適用手法と問題点の考察
- データベース検索を行うユーザとコンサルタントの対話解析
- 光の相互反射を考慮した高速画像生成のための一手法
- ワークステーション用グラフィックエンジンの開発
- 対話における文脈の定式化と文脈処理の枠組み
- 対話参加者の知識状態を用いた省略語の補充
- 開発者による寄稿 ソフトウエア開発効率を重視したデジタル家電向けメディア・プロセサを開発 (特集 ソフト危機を救うSoC設計 松下の決断)
- 知識ベースに基づく発話内容先行型対話管理手法
- 知識ベースに基づく対話管理
- 知識ベースに基づく対話管理
- 情報検索の自然言語インタフェースにおける対話管理の枠組み
- 発話間の意味的結束性のモデル化 : 限定された領域独立知識を用いた応答タイプ絞り込み手法の提案
- ユーザの興味を考慮し発想支援を目指した応答生成手法について
- 自然言語によるデータベース検索における協調的応答生成
- 自然言語インタフェースにおける協調的な応答生成モデルの構築
- 意味的結束性に注目した発話理解
- 発話間の意味的結束性のモデル化について
- マルチスレッドプロセッサのデータキャッシュ制御方式
- 5)物体の分布関数による表現とその効率的画像生成の一手法((画像表示研究会(第81回)視覚情報研究会(第60回)画像処理・画像応用研究会(第67回)))合同
- 物体の分布関数による表現と効率的画像生成の一手法(「コンピュータ-グラフィックス」特集)
- デジタル家電統合プラットフォームUniPhierにおけるマルチプロセッサアーキテクチャ(回路技術(一般, 超高速・低電力・高機能を目指した新アーキテクチャ))
- ディープ サブミクロンにおける配線遅延を考慮したRTLおよびレイアウト設計手法
- ディープサブミクロンにおける配線遅延を考慮したRTLおよびレイアウト設計手法
- ディープサブミクロンにおける配線遅延を考慮したRTLおよびレイアウト設計手法
- ソフトウェアでの実時間処理を実現した民生用メディア処理プロセッサ"Media Core Processor" (特集 1チップソリューションに向けたシステムLSI技術)
- 画像生成用マルチスレッド・プロセッサのマイクロ・アーキテクチャ
- 自然言語処理と文字認識を統合した文書認識
- メディアコアプロセッサアーキテクチャを採用した、DVDプレイヤー用1チップAVデコーダの開発
- メディアコアプロセッサアーキテクチャを採用した、DVDプレイヤー用1チップAVデコーダの開発
- メディアコアプロセッサアーキテクチャを採用した、DVDプレイヤー用1チップAVデコーダの開発
- 6-3 走査線525本インターレース/プログレッシブ共用ビデオデコーダLSI
- 多重スレッドアーキテクチャを採用した画像生成用プロセッサの設計 : 高位論理合成システムによる実現
- 多重スレッドアーキテクチャを採用した画像生成用プロセッサの設計 : 詳細アーキテクチャの設計
- 多重スレッド・多重命令発行を用いる要素プロセッサ・アーキテクチャ (並列処理)
- LSIデコーダとシステム化技術 : 複数規格対応のLSIデコーダ
- リアルタイム画像生成システムAVIPのシステムアーキテクチャ
- 1chipAVデコードを実現する非均質マルチプロセッサアーキテクチャ (機能論理設計, アーキテクチャ設計支援と一般)