複数の画像規格に対応する画素処理用並列処理アーキテクチャ
スポンサーリンク
概要
- 論文の詳細を見る
- 映像情報メディア学会の論文
- 2006-03-17
著者
-
森下 広之
半導体社 システムlsi開発本部
-
田中 健
松下電器産業株式会社 プラットフォーム開発センター
-
古田 岳志
半導体社 システムLSI開発本部
-
西田 英志
松下電器産業株式会社 プラットフォーム開発センター
-
吉岡 康介
松下電器産業株式会社 プラットフォーム開発センター
-
檜垣 信生
半導体社 システムLSI開発本部
-
清原 督三
松下電器産業株式会社 プラットフォーム開発センター
-
清原 督三
松下電器産業(株)マルチメディア開発センター
関連論文
- デジタル家電統合プラットフォームUniPhierにおけるメディアプロセッサ
- デジタル家電統合プラットフォームUniPhierにおけるメディアプロセッサ(ディジタル・情報家電,放送用,ゲーム機用システムLSI,回路技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ))
- デジタル家電統合プラットフォーム UniPhier におけるメディアプロセッサ
- 複数の画像規格に対応する画素処理用並列処理アーキテクチャ
- HDTV対応メディアプロセッサMCP2におけるストリーム処理部の開発
- 画像音声復号プロセッサにおけるメモリアーキテクチャ
- メディア処理用組み込みOS
- 1chipAVデコードを実現する非均質マルチプロセッサアーキテクチャ (機能論理設計, アーキテクチャ設計支援と一般)
- HDTV対応メディアプロセッサMCP2におけるストリーム処理部の開発
- HDディジタル放送用メディアプロセッサ
- 開発者による寄稿 ソフトウエア開発効率を重視したデジタル家電向けメディア・プロセサを開発 (特集 ソフト危機を救うSoC設計 松下の決断)
- マルチスレッドプロセッサのデータキャッシュ制御方式
- デジタル家電統合プラットフォームUniPhierにおけるマルチプロセッサアーキテクチャ(回路技術(一般, 超高速・低電力・高機能を目指した新アーキテクチャ))
- ディープ サブミクロンにおける配線遅延を考慮したRTLおよびレイアウト設計手法
- ディープサブミクロンにおける配線遅延を考慮したRTLおよびレイアウト設計手法
- ディープサブミクロンにおける配線遅延を考慮したRTLおよびレイアウト設計手法
- 画像生成用マルチスレッド・プロセッサのマイクロ・アーキテクチャ
- メディアコアプロセッサアーキテクチャを採用した、DVDプレイヤー用1チップAVデコーダの開発
- メディアコアプロセッサアーキテクチャを採用した、DVDプレイヤー用1チップAVデコーダの開発
- メディアコアプロセッサアーキテクチャを採用した、DVDプレイヤー用1チップAVデコーダの開発
- 6-3 走査線525本インターレース/プログレッシブ共用ビデオデコーダLSI
- LSIデコーダとシステム化技術 : 複数規格対応のLSIデコーダ
- リアルタイム画像生成システムAVIPのシステムアーキテクチャ
- 1chipAVデコードを実現する非均質マルチプロセッサアーキテクチャ (機能論理設計, アーキテクチャ設計支援と一般)