A-3-20 配線グリッド間隔の最適化によるクロストーク遅延変動の低減
スポンサーリンク
概要
- 論文の詳細を見る
- 社団法人電子情報通信学会の論文
- 2002-03-07
著者
-
松下 欣史
三洋電機株式会社技術開発本部マテリアル・デバイス技術開発センター
-
上田 佳孝
三洋電機株式会社
-
山田 節
三洋電機株式会社 マイクロエレクトロニクス研究所
-
坂井 篤
三洋電機株式会社マテリアル・デバイス研究所
-
上田 佳孝
三洋電機株式会社 マイクロエレクトロニクス研究所
-
松下 欣史
三洋電機株式会社マテリアル・デバイス研究所
-
山田 節
三洋電機株式会社マテリアル・デバイス研究所
関連論文
- ワンチップ・フルD1/30fpsリアルタイムJPEG2000エンコードプロセッサ(VSLI一般(ISSCC'03関連特集))
- ワンチップ・フルD1/30fpsリアルタイムJPEG2000エンコードプロセッサ(VSLI一般(ISSCC'03関連特集))
- 動作マージンを確保可能なディジタルLSIの製造後クロック調整手法の提案
- ディジタルLSIの製造後クロック調整技術の高速化手法
- 大規模ディジタルLSIの製造後クロック調整手法の提案と検証(Session 3)
- 動作マージンを確保可能なディジタル LSI の製造後クロック調整手法の提案
- A-3-5 システムオンチップのIRドロップ検証
- A-3-12 配線グリッド構造の最適化による SoC の低消費電力化
- A-3-2 配線グリッドの3次元最適化によるクロストークの低減
- A-3-20 配線グリッド間隔の最適化によるクロストーク遅延変動の低減
- A-3-5 クロックツリー形成前のクロック電力解析
- SA-1-2 システムオンチップの消費電力解析検討
- 1440×1080pixels 30fps Motion-JPEG2000コーデックプロセッサ
- HDTV用MPEG2デコーダの開発(デジタル放送・ディジタルテレビおよび一般)
- 2チャンネルHDTVビデオデコードプロセッサ
- ワンチップ15フレーム/秒メガピクセルリアルタイム画像プロセッサ
- ワンチップ15フレーム/秒メガピクセルリアルタイム画像プロセッサ
- B-5-133 W-CDMA 用スクランブル符号生成器のハードウェア構成
- B-5-37 W-CDMA方式におけるセルサーチの特性評価
- B-5-84 広帯域CDMA用DMFのVLSI化検討
- B-5-83 広帯域CDMA方式拡散変調部のVLSI化検討
- 高温フィールド酸化によるRecessed LOCOSの特性改善
- D-6-3 同時マルチスレッディング対応レジスタファイルキャッシュアーキテクチャ
- 対称構造MESFETを用いたPHP用3V単一電源動作SPDT T/R MMICスイッチ
- ディジタルスチルカメラ用システムLSIのレイアウト設計技術 (開発・生産技術特集)