0.15μmCMOSトランジスタを用いた低電力プリアンプIC
スポンサーリンク
概要
- 論文の詳細を見る
- 社団法人電子情報通信学会の論文
- 1998-09-07
著者
-
西川 哲
沖電気工業(株)半導体技術研究所
-
村上 忠正
沖電気工業(株)研究開発本部半導体技術研究所
-
落合 利幸
沖電気工業(株)研究開発本部半導体技術研究所
-
松橋 秀明
沖電気工業(株)研究開発本部半導体技術研究所
-
法元 寛
沖電気工業(株)研究開発本部半導体技術研究所
-
法元 寛
沖電気工業
-
落合 利幸
沖電気工業 半導体技研
-
西川 哲
沖電気工業 (株) 基盤技術研究所
関連論文
- 0.15μmCMOSトランジスタを用いた低電力プリアンプIC
- 0.14μm CMOSトランジスタを用いた1:8 DEMUX
- 高濃度ベースセルフアライン型SiGe HBTにおけるGe組成の検討
- 高濃度ベース層を有するセルフアライン型SiGe HBT
- 酸化タンタル膜キャパシタに適した上部電極材料の検討
- タングステン(W)ゲ-トMOS特性へ与えるW膜応力の影響
- バリアメタルの応力により誘起される接合リ-ク
- アルミニウム配線におよぼす表面保護膜の影響
- グロ-放電a-Si:H薄膜のアニ-ル効果