32kbit/s実時間処理VLMS-MLSE等化器の特性
スポンサーリンク
概要
- 論文の詳細を見る
MLSE等化器の処理の高速化をめざして、ハードウエア処理により32kbit/sを実時間処理できるVLMS-MLSE等化器を試作し、その特性を実験により評価する。
- 社団法人電子情報通信学会の論文
- 1995-09-05
著者
関連論文
- ユーザレート512kbit/sを実現する移動通信用ダイバーシチ合成形DFEの構成と特性
- 移動通信のための高速処理QVLMS-MLSE等化器 : メガビットオーダの高速通信への適用
- 遅延スプレッド補償によるPHSのセル拡大効果
- 非線形伝送路におけるOFDMとシングルキャリア方式の特性比較
- π/4-QPSK用32kbit/s実時間処理VLMS-MLSE等化器の構成と特性
- TDMA移動通信におけるバースト誤り対策
- モード切り替えによる合成形ダイバーシチDFEの特性改善法の検討
- FPGAによる1.5Mbit/s VLMS-MLSE等化器の構成と特性
- 移動体データ伝送
- モード切り替えによる合成形ダイバーシチDFE
- 次元拡大を行う高速カルマンアルゴリズムを適用したDFEの構成と特性
- 高速移動通信用適応等化器の信号伝送特性
- 最大比合成を適用したMLSE型等化器
- 高速移動通信用適応等化器の構成と信号伝送特性
- 32kbit/s実時間処理VLMS-MLSE等化器の特性
- オーバーサンプリングAGCの特性
- 適応形MLSE等化器のための高速チャネル推定法 : VLMSアルゴリズムの提案
- 直交変換による対角化VLMS-MLSE
- 送信ダイバーシチと前置等化結合伝送方式
- RLS 位相推定による適応位相制御方式
- マイクロセルラにおける遅延歪み補償技術の効果
- 適応等化器付6Mbit/sバースト変復調装置の信号伝送特性
- VLMS-MLSE等化器用AFC回路