SOAゲートを用いた、10Gb/s/port、256×256 WD/SD光クロスバ・スイッチ
スポンサーリンク
概要
- 論文の詳細を見る
並列スーパーコンピュータ、ATMコア・スイッチ等に数Tb/s級の大容量光スイッチ網が要求されている。半導体光アンプ(SOA)等をゲートスイッチとして用いたGated Divider and Passive Combiner(GDPC)型光クロスバ・スイッチは、高速スイッチが可能などの長所を持つ一方、ゲート・スイッチ数が(ポート数)^2になるため、ポート数が大きいとハード量が膨大になるという短所も有する。そこで我々は、波長多重(WDM)を導入することによりゲート・スイッチ数を削減した光クロスバ・スイッチ(Multiwavelength Scaleable Switch : MUSCLE Switch)を提案した。今回、MUSCLE Switchのゲー卜スイッチ数を更に削減する波長セレクタの構成を提案する。また、10Gb/s/port、256×256(スイッチ容量2.56Tb/s)のMUSCLE Switchの実現可能性を実験により確認したので報告する。
- 社団法人電子情報通信学会の論文
- 1997-08-13
著者
-
末村 剛彦
日本電気(株)ネットワーキング研究所
-
前野 義晴
日本電気(株)インターネットシステム研究所
-
逸見 直也
日本電気(株)
-
逸見 直也
日本電気(株)c&cメディア研究所
-
北村 昌太郎
日本電気(株)光エレクトロニクス研究所
-
北村 昌太郎
日本電気(株) 光エレクトロニクス研究所
関連論文
- B-7-66 GMPLS 制御プレーンのスケーラビリティ評価 : 制御情報量と制御チャネル帯域の影響
- GMPLSによる全光ネットワークでの資源割当(フォトニックネットワークシステム/制御,GMPLS,一般)
- GMPLSによる全光ネットワークでの資源割当(フォトニックネットワークシステム/制御, GMPLS, 一般)
- SB-8-1 バンドリングによる GMPLS 障害回復の高速化
- SB-5-3 ヘテロ光ネットワークにおける分散制御プレーン
- 全光ネットワークへ向けた制御プレーン技術
- マルチレイヤ光ネットワークにおけるGMPLS障害回復
- 光ネットワークの物理特性の抽象化と経路制御 : リンク状態プロトコルでの性能評価
- IETFでのGMPLS標準化動向と光ネットワーク制御の課題
- B-10-68 分散制御/集中制御光メッシュ網のオンデマンドプロビジョニング規模拡張性
- 階層化光ネットワーク
- GMPLSによる光ネットワークの波長パス制御
- 広域分散データセンタ間でのサービス無停止障害回避方式(セッション4)
- ユニバーサルデータリンクフレームによるマルチレイヤノードの提案
- 光波ネットワークにおけるIP/ATMハイブリッド伝送のためのIP伝送フレーム「UDL」の提案
- 新しく定義したData Link Protocolを用いたネットワークの検討
- 光ネットワークの課題と展望
- GMPLSによる全光ネットワークでの資源割当(フォトニックネットワークシステム/制御,GMPLS,一般)
- マルチレイヤ光ネットワークにおけるGMPLS障害回復
- 光ネットワークの物理特性の抽象化と経路制御 : リンク状態プロトコルでの性能評価
- 階層化光ネットワーク
- GMPLSによる光ネットワークの波長パス制御
- GMPLSによる光ネットワークの波長パス制御
- B-8-30 波長多重リングネットワークアーキテクチャ
- ATM-PONシステムにおける制御遅延を考慮した動的帯域割当方式の提案
- ATM-PONシステムにおける制御遅延を考慮した動的帯域割当方式の提案
- 光トランスポート・ネットワークのクライアント装置間ネットワーク・モデリング
- ATM-PONシステムにおける制御遅延を考慮した動的帯域割当方式の提案
- 選択MOVPE法による低動作電流型LDアンプアレイ
- 立ち上がり遅延補償回路を用いたゲート型8×8マトリクススイッチの10Gbs/ch光セルスイッチング
- CS2000-23 / OCS2000-15 OTNにおけるリング切替方式とそのアーキテクチャ
- CS2000-23 OTNにおけるリング切替方式とそのアーキテクチャ
- 広域分散データセンタ間でのサービス無停止障害回避方式(セッション4)
- SC-12-7 2.125Gb/s BiCMOS ファイバチャネル送信LSI
- AV-DSPDアーキテクチャを用いた4.25GHz BiCMOSクロックリカバリ回路
- 2.56Tb/s光パケットスイッチを用いた光波コアノード
- Tb/s級光パケットスイッチ試作機
- Tb/s級光パケットスイッチ試作機
- 反射型EDFAゲートと単一の分岐挿入フィルタを用いた光ADM
- Bi-directional Path-switched 波長多重セルフヒーリング・リングの提案
- 固定波長への波長変換器を用いた光クロスコネクト・システム
- 光クロスコネクト実験システム試作と障害回復時間の評価
- 光ADMにおける分岐挿入信号間干渉除去方式
- 光ネットワークに於ける運用、管理、保守(OAM)機能実現方法の提案と検討
- 10Gb/s光インタコネクションモジュール
- 光スイッチング技術を支える光デバイス技術と将来への期待
- 2.56Tbps光パケットスイッチ
- B-12-5 2.56 Tbps光パケットスイッチ(5) : 光パケットスイッチング特性評価
- B-12-1 2.56Tbps光パケットスイッチ(1) : アーキテクチャ
- 2.56Tbpsまで拡張可能な超大容量光パケットスイッチ
- 2.56Tbpsまで拡張可能な超大容量光パケットスイッチ
- Tb/s級光SW用10Gb/s光データリンク
- GMPLSによる光ネットワークの波長パス制御
- SB-13-3 GMPLSによる光ネットワークの波長パス制御
- C-3-37 ドライバ内蔵SOAGモジュール
- 選択MOVPE法による低駆動電流型半導体光アンプ
- テラビット通信システムにおける光デバイス
- B-10-166 フォーマット無依存な光信号品質監視方式の提案・検討
- ゲート型半導体光アンプとアレイ導波路回折格子型フィルタを用いた16チャネル高速可変波長セレクタ
- 2×2ゲート型光スイッチの高速・低クロストークスイッチング特性
- 圧電アクチユエータを用いた小型アダプティブ波長可変光フィルタの応答高速化
- SOAゲートを用いた、10Gb/s/port、256×256 WD/SD光クロスバ・スイッチ
- モードコンバータを集積した狭幅ストライプレーザ
- マルチプロセッサ用同期型光ネットワークに必要な同期精度
- GMPLSによる障害回復のためのルーティング、シグナリング方式
- 超テラビット波長多重光ネットワーク技術
- 多数決論理による同期保護を用いた高速引き込みビット同期回路
- 1チップ10-Gb/s高速引き込みビット同期回路
- 1チップ10-Gb/s高速引き込みビット同期回路
- テラビット超大容量光スイッチ(光回路実装技術)
- B-12-3 1チップ10-Gb/s高速引き込みビット同期回路
- B-12-4 2.56Tbps光パケットスイッチ(4) : 入出力インタフェース用LSI
- B-12-2 2.56Tbps光パケットスイッチ(2) : 10Gbps入力・出力インターフェイス
- 分配クロックにより識別再生を行う受信器の位相余裕
- SOAGを用いた1Tbpsスループット光スイッチの設計
- 識別データ選択方式を用いた高速即時ビット同期回路
- SB-10-4 IP/OTN 総合ネットワークにおける性能評価
- B-10-126 IP/OTN統合ノードのIPルータノードに対するコスト比較
- Tb/s級光パケットスイッチ試作機