Recycling Integrator Correlatorを用いたDS-CDMA通信要素回路 : マッチトフィルタとDLL
スポンサーリンク
概要
- 論文の詳細を見る
Recycling Integrator Correlator(RIC)は, DS-CDMA通信におけるアナログベースバンド受信信号と拡散PN符号との積を, 1次ΔΣ変調によりビットストリームに変換し, デジタル積分器で累算して, 量子化された相関値を計算する新しい相関演算方式である.本方式により低消費電力化のネックである高速AD変換器を不要にすることができる.RICを用いてDS-CDMA受信機の基幹回路であるMF(Matched Filter)とDLL(Delay Locked-Loop)を考案し, 試作した.0.35μmCMOSプロセスで試作されたMFは, 電源電圧2V, 8 Msample/s動作で消費電力23mW, 同じプロセスで試作されたDLLは, 電源電圧2V, 20Msample/s動作で消費電力3.4mWであった.
- 社団法人電子情報通信学会の論文
- 2000-09-14
著者
-
飯塚 邦彦
シャープ株式会社
-
宮本 雅之
シャープ株式会社 電子部品事業本部
-
飯塚 邦彦
シャープ(株) 技術本部 コンピュータシステム研究所
-
藤本 義久
シャープ株式会社 電子デバイス開発本部
-
SENDEROWICZ Daniel
シンクロデザイン
-
宮本 雅之
シャープ(株)技術本部基盤技術研究所
-
太田 佳似
シャープ(株)技術本部基盤技術研究所
-
須山 尚宏
シャープ(株)技術本部基盤技術研究所
-
原 圭太
シャープ(株)技術本部基盤技術研究所
-
河間 修一
シャープ(株)技術本部基盤技術研究所
-
松井 裕文
シャープ(株)技術本部基盤技術研究所
-
東 慎一郎
シャープ(株)技術本部基盤技術研究所
-
田口 滋也
シャープ(株)技術本部基盤技術研究所
-
藤本 義久
シャープ(株)技術本部基盤技術研究所
-
Senderowicz Daniel
SynchroDesign Inc.
-
太田 佳似
シャープ株式会社
-
東 慎一郎
シャープ株式会社技術本部
-
飯塚 邦彦
シャープ株式会社 技術本部
-
松井 裕文
シャープ株式会社デバイス技術研究所
-
原 圭太
シャープ株式会社
-
宮本 雅之
シャープ株式会社技術本部情報技術研究所
-
原 圭太
シャープ(株)情報システム事業本部
-
須山 尚宏
シャープ(株)技術本部 基盤技術研究所
-
田口 滋也
シャープ(株)技術本部 基盤技術研究所
-
河間 修一
シャープ株式会社技術本部
関連論文
- 連続時間バンドパスΔΣAD変調器のQ値とループ遅延の影響(アナログ信号処理)
- 連続時間バンドパスΔΣAD変調器のQ値とループ遅延の影響
- RFサンプリング連続時間バンドパスΔΣAD変調器アーキテクチャの検討
- 流体・構造連成シミュレーションによる羽ばたき飛行ロボットの浮上力解析
- クロスフローファンの内部流れの数値解析 : CIC (Clouds-in-Cells)法とFEMの適用
- 境界要素法による角点の処理の自動化
- 80/100MS/s 76.3/70.1dB SNDRデジタルTVチューナ用△ΣADC(VLSI一般(ISSCC2006特集))
- 1ビットオーディオアンプ用ΔΣ変調器 (特集 デバイス)
- 携帯電話向けカメラモジュール用AFE開発
- アンチェイリアシング機能を組込んだ可変利得及びオフセット補償機能付きスイッチトキャパシタはしご形フィルタ
- Recycling Integrator Correlatorを用いたDS-CDMA通信要素回路 : マッチトフィルタとDLL
- 携帯電話向けカメラモジュール用AFEの開発 (特集 ユビキタス・ネットワークを支える技術)
- ACT型フラッシュメモリのセンス方式の検討
- ACT型フラッシュメモリのイレース方式の検討
- ACT型フラッシュメモリの高速センス方式の検討
- 流体・構造連成解析を用いたアキアカネの高速旋回のfree-flightシミュレーション(OS20b 流体構造連成解析)
- 142 アキアカネのホバリングの free-flight 解析
- 拡張型H-Jネットワークにおける信号分離解とその安定性
- 連続時間バンドバスΔΣAD変調器の高性能化の検討(若手研究会)
- ミニコンピューターによる頭蓋内圧関連データの総合的表示
- 携帯端末向け地上デジタル放送用1セグチューナIC
- イベント駆動型動画生成システムEASY
- マルチメディアデータ間変換におけるデータベースモデルについて
- 40MS/sまで速度可変な適応電流制御型14bitデジタル補正ADC(アナログ・デジアナ・センサ, 通信用LSI)
- 可変受容野を備えた超並列アナログ知能視覚センサ
- 順応的受容野を持った超並列アナログ視覚センサー
- ART-実時間適応型ニューラルネットワーク
- 受容野の大きさが変化するビジョンチップ(アナログVLSI)
- ボストン大学滞在時の話題
- Conference and NATO Advanced Workshop on Binocular Stereopsis and Optic Flow に出席して
- Bela Julesz65歳記念会議の話題
- アンチェイリアシング機能を組込んだ可変利得及びオフセット補償機能付きスイッチトキャパシタはしご形フィルタ
- Recycling Integrator Correlatorを用いたDS-CDMA通信要素回路 : マッチトフィルタとDLL
- 携帯機器向けデジタルテレビ放送受信用RF集積回路技術(ディジタル・情報家電,放送用,ゲーム機用システムLSI,回路技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ))
- 境界要素法のための全自動メッシュ生成法
- 130 流体・構造連成解析を用いた2自由度羽ばたき駆動メカニズムのシミュレーション(流体構造連成解析(1),OS17 流体構造連成解析)
- 2011 ALE法に基づく流体・構造連成解析を用いた、昆虫模倣羽の性能検証(OS-20C,OS-20 流体構造連成解析)
- 携帯機器向けデジタルテレビ放送受信用RF集積回路技術
- 日本語シナリオからのアニメーションの生成
- 地上デジタルテレビ放送用1セグメントチューナIC
- 40MS/sまで速度可変な適応電流制御型14bitデジタル補正ADC
- タイトル無し