65nm世代以降のリソフレンドリ設計技術(<特集>プロセス・デバイス・回路シミュレーション及び一般)
スポンサーリンク
概要
- 論文の詳細を見る
- 2004-09-20
著者
-
小谷 敏也
(株)東芝セミコンダクター社プロセス技術推進センター
-
井上 壮一
(株)東芝セミコンダクター社プロセス技術推進センター
-
小谷 敏也
(株)東芝セミコンダクター&ストレージ社
-
小谷 敏也
(株)東芝 セミコンダクター&ストレージ社
関連論文
- 65nm世代以降のリソフレンドリ設計技術(プロセス・デバイス・回路シミュレーション及び一般)
- 65nm世代以降のリソフレンドリ設計技術(プロセス・デバイス・回路シミュレーション及び一般)
- 超微細化を実現する側壁ダブルパターニングのためのレイアウト設計手法(微細化対応技術,デザインガイア2011-VLSI設計の新しい大地-)
- 超微細化を実現する側壁ダブルパターニングのためのレイアウト設計手法(微細化対応技術,デザインガイア2011-VLSI設計の新しい大地-)
- 超微細化を実現する側壁ダブルパターニングのためのレイアウト設計手法
- 超微細化を実現する側壁ダブルパターニングのためのレイアウト設計手法